Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2017172269) PROCÉDÉ ET APPAREIL PERMETTANT L’ACTIVITÉ DE PLUSIEURS MAÎTRES DANS UNE ARCHITECTURE DE BUS À MAÎTRE UNIQUE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2017/172269 N° de la demande internationale : PCT/US2017/020816
Date de publication : 05.10.2017 Date de dépôt international : 03.03.2017
CIB :
G06F 13/42 (2006.01) ,G06F 13/24 (2006.01) ,G06F 13/368 (2006.01) ,G06F 13/378 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
13
Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
38
Transfert d'informations, p.ex. sur un bus
42
Protocole de transfert pour bus, p.ex. liaison; Synchronisation
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
13
Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
14
Traitement de demandes d'interconnexion ou de transfert
20
pour l'accès au bus d'entrée/sortie
24
utilisant l'interruption
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
13
Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
14
Traitement de demandes d'interconnexion ou de transfert
36
pour l'accès au bus ou au système à bus communs
368
avec commande d'accès décentralisée
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
13
Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
14
Traitement de demandes d'interconnexion ou de transfert
36
pour l'accès au bus ou au système à bus communs
368
avec commande d'accès décentralisée
378
utilisant une méthode d'interrogation parallèle
Déposants :
QUALCOMM INCORPORATED [US/US]; ATTN: International IP Administration 5775 Morehouse Drive San Diego, California 92121-1714, US
Inventeurs :
SENGOKU, Shoichiro; US
WIETFELDT, Richard Dominic; US
WILEY, George Alan; US
Mandataire :
SMYTH, Anthony; US
Données relatives à la priorité :
15/087,53531.03.2016US
Titre (EN) METHOD AND APPARATUS TO ENABLE MULTIPLE MASTERS TO OPERATE IN A SINGLE MASTER BUS ARCHITECTURE
(FR) PROCÉDÉ ET APPAREIL PERMETTANT L’ACTIVITÉ DE PLUSIEURS MAÎTRES DANS UNE ARCHITECTURE DE BUS À MAÎTRE UNIQUE
Abrégé :
(EN) To accommodate multiple masters over bus architectures supporting a single master device, a mechanism is provided for an inactive master device to assert an in-band IRQ. A current master then polls the other inactive master devices over a shared data bus to ascertain which inactive master device is asserting the IRQ. Upon identifying the asserting inactive master device, the current master device grants control of the data bus to the new master device, thereby making the inactive master the new active master device.
(FR) La présente invention concerne un mécanisme qui permet d’accepter plusieurs maîtres sur des architectures de bus prenant en charge un dispositif maître unique, lequel mécanisme permet à un dispositif maître inactif de réclamer une demande d’interruption, IRQ, dans la bande. Un maître actuel appelle alors les autres dispositifs maîtres inactifs sur un bus de données partagé dans le but d’identifier le dispositif maître inactif ayant réclamé la IRQ. Suite à l’identification du dispositif maître inactif ayant réclamé la IRQ, le dispositif maître actuel octroie la commande du bus de données au nouveau dispositif maître, le dispositif maître inactif devenant ainsi le nouveau dispositif maître actif.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)