Recherche dans les collections de brevets nationales et internationales

1. (WO2017172255) PROCESSEURS, PROCÉDÉS, SYSTÈMES ET INSTRUCTIONS POUR METTRE EN MÉMOIRE DE MANIÈRE ATOMIQUE PLUS DE DONNÉES QU'UNE LARGEUR DE DONNÉES PRISE EN CHARGE DE MANIÈRE NATIVE

Pub. No.:    WO/2017/172255    International Application No.:    PCT/US2017/020573
Publication Date: Fri Oct 06 01:59:59 CEST 2017 International Filing Date: Sat Mar 04 00:59:59 CET 2017
IPC: G06F 9/30
Applicants: INTEL CORPORATION
Inventors: SHANBHOGUE, Vedvyas
ROBINSON, Stephen J.
BRYANT, Christopher D.
BRANDT, Jason W.
Title: PROCESSEURS, PROCÉDÉS, SYSTÈMES ET INSTRUCTIONS POUR METTRE EN MÉMOIRE DE MANIÈRE ATOMIQUE PLUS DE DONNÉES QU'UNE LARGEUR DE DONNÉES PRISE EN CHARGE DE MANIÈRE NATIVE
Abstract:
La présente invention concerne un processeur qui comprend un ensemble le plus large de registres de données correspondant à un processeur logique donné. Chacun des registres de données de l'ensemble le plus large présente une première largeur en bits. Une unité de décodage qui correspond au processeur logique donné est destinée à décoder des instructions qui spécifient les registres de données de l'ensemble le plus large, et doit décoder une instruction de mise en mémoire atomique. L'instruction de mise en mémoire atomique est destinée à indiquer des données qui doivent présenter une seconde largeur en bits qui est plus importante que la première largeur en bits. L'instruction de mise en mémoire atomique est destinée à indiquer des informations d'adresse de mémoire associées à un emplacement de mémoire. Une unité d'exécution est couplée à l'unité de décodage. L'unité d'exécution, en réponse à l'instruction de mise en mémoire atomique, est destinée à mémoriser atomiquement les données indiquées dans l'emplacement de mémoire.