Recherche dans les collections de brevets nationales et internationales

1. (WO2017172201) MÉCANISME DE DÉCOUVERTE DE TOPOLOGIE DE CÂBLE PCIE DANS UN ENVIRONNEMENT D'ARCHITECTURE RACK

Pub. No.:    WO/2017/172201    International Application No.:    PCT/US2017/020130
Publication Date: Fri Oct 06 01:59:59 CEST 2017 International Filing Date: Thu Mar 02 00:59:59 CET 2017
IPC: G06F 13/40
Applicants: INTEL CORPORATION
Inventors: KUMAR, Mohan J.
NACHIMUTHU, Murugasamy K.
Title: MÉCANISME DE DÉCOUVERTE DE TOPOLOGIE DE CÂBLE PCIE DANS UN ENVIRONNEMENT D'ARCHITECTURE RACK
Abstract:
L'invention porte sur un mécanisme de découverte de topologie de câble PCIe dans une architecture rack (RSA) ainsi que sur des procédés, sur un appareil et sur des systèmes associés. Des tiroirs de système groupés installés dans un rack sont interconnectés par le biais de multiples câbles PCIe couplés à des ports PCIe sur les tiroirs de système groupés. Les ports PCIe sont associés à des connexions de ports hôtes entre des nœuds de serveur et des ports hôtes dans des tiroirs de système groupés respectifs sont détectés automatiquement, des informations de connexion PCIe correspondantes étant automatiquement générées et agrégées en vue de déterminer la topologie du câble PCIe pour le rack. Selon un aspect, des dispositifs PCIe sont émulés pour chaque port hôte dans un tiroir de stockage groupé comprenant des dispositifs de stockage PCIe groupés. Des nœuds de serveur dans un tiroir de calcul groupé envoient des messages de configuration PCIe sur les câbles PCIe, des messages de réponse renvoyés étant générés par les dispositifs PCIe émulés identifiant les ports hôtes. Des informations se rapportant aux ports hôtes, aux tiroirs de système groupés et aux nœuds de serveur sont utilisées en vue de déterminer la topologie du câble PCIe.