WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2017169558) DISPOSITIF DE MULTIPLEXAGE DE SIGNAUX
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication :    WO/2017/169558    N° de la demande internationale :    PCT/JP2017/008940
Date de publication : 05.10.2017 Date de dépôt international : 07.03.2017
CIB :
H03K 17/00 (2006.01), H03K 17/693 (2006.01), H03K 19/0175 (2006.01)
Déposants : THINE ELECTRONICS, INC. [JP/JP]; 9-1, Kanda-mitoshiro-cho, Chiyoda-ku, Tokyo 1010053 (JP)
Inventeurs : FUJITA Yusuke; (JP)
Mandataire : HASEGAWA Yoshiki; (JP).
KUROKI Yoshiki; (JP).
SHIBATA Yoshiaki; (JP)
Données relatives à la priorité :
2016-070796 31.03.2016 JP
Titre (EN) SIGNAL-MULTIPLEXING DEVICE
(FR) DISPOSITIF DE MULTIPLEXAGE DE SIGNAUX
(JA) 信号多重化装置
Abrégé : front page image
(EN)The signal-multiplexing device according to the present embodiment has a structure sufficiently capable of handling an increase in data rate. The signal-multiplexing device is provided with M pre-stage buffer units and an output buffer unit. An mth pre-stage buffer unit Bm outputs an mth input signal when the signal level of both the mth control signal Cm and the nth control signal Cn, from among M control signals, is significant, and enters a high impedance state when the signal level of the mth control signal Cm and/or the nth control signal Cn is non-significant. The output buffer unit sequentially outputs input signals outputted at different timings from the M pre-stage buffer units.
(FR)Le dispositif de multiplexage de signaux selon le présent mode de réalisation comprend une structure suffisamment apte à gérer une augmentation de débit de données. Le dispositif de multiplexage de signal comporte M unités de tampon de pré-étage et une unité de tampon de sortie. Une mième unité tampon de pré-étage Bm fournit un mième signal d'entrée lorsque le niveau de signal à la fois du mième signal de commande Cm et du nième signal de commande Cn, parmi M signaux de commande, est significatif, et passe dans un état d'impédance élevée lorsque le niveau de signal du mième signal de commande Cm et/ou du nième signal de commande Cn est non significatif. L'unité tampon de sortie délivre séquentiellement des signaux d'entrée émis à des moments différents à partir des M unités tampons de pré-étage.
(JA)本実施形態に係る信号多重化装置は、データレートの高速化に十分対応可能な構造を有する。当該信号多重化装置は、M個の前段バッファ部と、出力バッファ部と、を備える。第m番目の前段バッファ部Bは、M個の制御信号のうち第m番目の制御信号Cおよび第n番目の制御信号Cの双方の信号レベルが有意であるときに第m番目の入力信号を出力し、第m番目の制御信号Cおよび第n番目の制御信号Cの少なくとも一方の信号レベルが非有意であるときにハイインピーダンス状態となる。出力バッファ部は、M個の前段バッファ部から異なるタイミングで出力された入力信号を順次出力する。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)