Recherche dans les collections de brevets nationales et internationales

1. (WO2017169485) DISPOSITIF À SEMI-CONDUCTEUR

Pub. No.:    WO/2017/169485    International Application No.:    PCT/JP2017/008069
Publication Date: Fri Oct 06 01:59:59 CEST 2017 International Filing Date: Thu Mar 02 00:59:59 CET 2017
IPC: H01L 23/28
H01L 23/12
H01L 23/48
H01L 23/50
Applicants: PANASONIC INTELLECTUAL PROPERTY MANAGEMENT CO., LTD.
パナソニックIPマネジメント株式会社
Inventors: NAGAMATSU Masayuki
長松 正幸
MARUMO Shinya
丸茂 伸也
KIMURA Jun'ichi
木村 潤一
KUNISATO Tatsuya
國里 竜也
USUI Ryosuke
臼井 良輔
Title: DISPOSITIF À SEMI-CONDUCTEUR
Abstract:
L'invention porte sur un dispositif à semi-conducteur (6) qui est pourvu d'un élément à semi-conducteur (7), d'une base (8) et d'une résine de gainage (10). La base (8) présente une surface de montage (8A) sur laquelle l'élément à semi-conducteur (7) est monté, et des rainures (9) ménagées autour de l'élément à semi-conducteur (7) sur la surface de montage (8A). La résine de gainage (10) recouvre l'élément à semi-conducteur (7) et la base (8), et remplit les rainures (9) de façon à être fixée à la base (8). Les fonds (11) des rainures (9) comprennent des premiers creux et saillies le long de la direction d'extension des rainures (9), lesdits premiers creux et saillies ayant une première amplitude et un premier intervalle de répétition. Les premiers creux et saillies comprennent des seconds creux et saillies le long de la direction d'extension des rainures (9), lesdits seconds creux et saillies ayant une seconde amplitude qui est inférieure à la première amplitude, et un second intervalle de répétition qui est plus court que le premier intervalle de répétition.