Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2017168485) CIRCUIT DE CONVERSION A/N À APPROXIMATIONS SUCCESSIVES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication : WO/2017/168485 N° de la demande internationale : PCT/JP2016/059807
Date de publication : 05.10.2017 Date de dépôt international : 28.03.2016
CIB :
H03M 1/38 (2006.01) ,H03M 1/74 (2006.01)
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
M
CODAGE, DÉCODAGE OU CONVERSION DE CODE, EN GÉNÉRAL
1
Conversion analogique/numérique; Conversion numérique/analogique
12
Convertisseurs analogiques/numériques
34
Valeur analogique comparée à des valeurs de référence
38
uniquement séquentiellement, p.ex. du type à approximations successives
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
M
CODAGE, DÉCODAGE OU CONVERSION DE CODE, EN GÉNÉRAL
1
Conversion analogique/numérique; Conversion numérique/analogique
66
Convertisseurs numériques/analogiques
74
Conversion simultanée
Déposants :
オリンパス株式会社 OLYMPUS CORPORATION [JP/JP]; 東京都渋谷区幡ヶ谷2丁目43番2号 43-2, Hatagaya 2-chome, Shibuya-ku, Tokyo 1510072, JP
Inventeurs :
原田 靖也 HARADA Yasunari; JP
平出 修三 HIRAIDE Shuzo; JP
大澤 雅人 OSAWA Masato; JP
加藤 秀樹 KATO Hideki; JP
Mandataire :
棚井 澄雄 TANAI Sumio; JP
Données relatives à la priorité :
Titre (EN) SUCCESSIVE APPROXIMATION A/D CONVERSION CIRCUIT
(FR) CIRCUIT DE CONVERSION A/N À APPROXIMATIONS SUCCESSIVES
(JA) 逐次比較型A/D変換回路
Abrégé :
(EN) A successive approximation A/D conversion circuit includes: a first capacitive circuit, a second capacitive circuit, a plurality of comparison circuits, a determination circuit, and a control circuit. The plurality of comparison circuits compare electric potentials of a first output node and a second output node, and output first digital signals. For the plurality of first digital signals output from the plurality of comparison circuits, the determination circuit counts the number of at least one of a first state and a second state and generates, on the basis of the counted number, a second digital signal indicating a comparison result. The control circuit generates a third digital signal on the basis of the second digital signal and controls the first capacitive circuit or the second capacitive circuit on the basis of the second digital signal.
(FR) L'invention concerne un circuit de conversion A/N à approximations successives comprenant : un premier circuit capacitif, un second circuit capacitif, une pluralité de circuits de comparaison, un circuit de détermination et un circuit de commande. La pluralité de circuits de comparaison comparent des potentiels électriques d'un premier nœud de sortie et d'un second nœud de sortie, et émettent des premiers signaux numériques. Le circuit de détermination compte le nombre d'un premier état et/ou d'un second état de la pluralité de premiers signaux numériques émis par la pluralité de circuits de comparaison et génère, sur la base du nombre compté, un deuxième signal numérique indiquant un résultat de comparaison. Le circuit de commande génère un troisième signal numérique sur la base du deuxième signal numérique et commande le premier circuit capacitif ou le second circuit capacitif sur la base du deuxième signal numérique.
(JA) 逐次比較型A/D変換回路は、第1の容量回路と、第2の容量回路と、複数の比較回路と、決定回路と、制御回路とを有する。複数の比較回路は、第1の出力ノードおよび第2の出力ノードの電位を比較し、かつ第1のデジタル信号を出力する。前記決定回路は、前記複数の前記比較回路から出力された複数の前記第1のデジタル信号に対して、第1の状態および第2の状態の少なくとも1つの数をカウントし、かつカウントされた前記数に基づいて、比較結果を示す第2のデジタル信号を生成する。前記制御回路は、前記第2のデジタル信号に基づいて、第3のデジタル信号を生成し、かつ前記第2のデジタル信号に基づいて前記第1の容量回路または前記第2の容量回路を制御する。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)