Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2017168119) ÉLÉMENT DE MÉMOIRE RÉSISTIF À ÉLECTRONS CORRÉLÉS À UTILISER EN TANT QU'ÉLÉMENT DE CONNEXION ENTRE DES CIRCUITS LOGIQUES
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2017/168119 N° de la demande internationale : PCT/GB2017/050505
Date de publication : 05.10.2017 Date de dépôt international : 24.02.2017
CIB :
G11C 13/00 (2006.01) ,H03K 19/177 (2006.01)
G PHYSIQUE
11
ENREGISTREMENT DE L'INFORMATION
C
MÉMOIRES STATIQUES
13
Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage non couverts par les groupes G11C11/, G11C23/ ou G11C25/197
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
K
TECHNIQUE DE L'IMPULSION
19
Circuits logiques, c. à d. ayant au moins deux entrées agissant sur une sortie; Circuits d'inversion
02
utilisant des éléments spécifiés
173
utilisant des circuits logiques élémentaires comme composants
177
disposés sous forme matricielle
Déposants :
ARM LTD [GB/GB]; 110 Fulbourn Road Cambridge CB1 9NJ, GB
Inventeurs :
CHANDRA, Vikas; GB
AITKEN, Robert Campbell; GB
Mandataire :
TLIP LTD; 14 King Street Leeds LS1 2HL, GB
Données relatives à la priorité :
15/083,56129.03.2016US
Titre (EN) CORRELATED ELECTRON RESISITVE MEMORY ELEMENT AS CONNECTING ELEMENT BETWEEN LOGIC CIRCUITS
(FR) ÉLÉMENT DE MÉMOIRE RÉSISTIF À ÉLECTRONS CORRÉLÉS À UTILISER EN TANT QU'ÉLÉMENT DE CONNEXION ENTRE DES CIRCUITS LOGIQUES
Abrégé :
(EN) According to one embodiment of the present disclosure, a circuit is provided. The circuit includes a first logic circuit, a second logic circuit, and a Correlated Electron Switch, herein after termed CES, element. The CES element is configured to enable or disable a connection between the first logic circuit and the second logic circuit.
(FR) Selon un mode de réalisation, la présente invention concerne un circuit. Le circuit comprend un premier circuit logique, un second circuit logique, et un commutateur à électrons corrélés, appelé ici élément CES. L'élément CES est conçu pour activer ou désactiver une connexion entre le premier circuit logique et le second circuit logique.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)