WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2017141847) DISPOSITIF D'IMAGERIE À SEMI-CONDUCTEURS ET DISPOSITIF D'IMAGERIE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2017/141847 N° de la demande internationale : PCT/JP2017/005057
Date de publication : 24.08.2017 Date de dépôt international : 13.02.2017
CIB :
H04N 5/355 (2011.01) ,H04N 5/353 (2011.01) ,H04N 5/374 (2011.01)
Déposants : PANASONIC INTELLECTUAL PROPERTY MANAGEMENT CO., LTD.[JP/JP]; 1-61, Shiromi 2-chome, Chuo-ku, Osaka-shi, Osaka 5406207, JP
Inventeurs : IKUMA Makoto; --
MUROSHIMA Takahiro; --
KITO Takayasu; --
AMIKAWA Hiroyuki; --
ABE Tetsuya; --
Mandataire : KAMATA Kenji; JP
MAEDA Hiroo; JP
Données relatives à la priorité :
2016-02639815.02.2016JP
Titre (EN) SOLID-STATE IMAGING DEVICE AND IMAGING DEVICE
(FR) DISPOSITIF D'IMAGERIE À SEMI-CONDUCTEURS ET DISPOSITIF D'IMAGERIE
(JA) 固体撮像装置および撮像装置
Abrégé : front page image
(EN) A solid-state imaging device (1) comprises: a control unit (20) that causes each of a plurality of pixels (3) to output a first pixel signal by performing a long exposure and converting a charge to a voltage using a first gain, and output a second pixel signal by performing a short exposure and converting a charge to a voltage using a second gain, said second gain being smaller than the first gain; a second memory (80) that stores, associated with each row of the plurality of pixels (3), one pixel signal between the first pixel signal and the second pixel signal; and a WDR compositing circuit (70) that, for each row, associates the one pixel signal stored in the second memory (80) and the other pixel signal between the first pixel signal and the second pixel signal, uses these to amplify the second pixel signal such that the post-amplification slope thereof with regard to the intensity of incident light creates a line with the first pixel signal, and composites the first pixel signal and the post-amplification second pixel signal.
(FR) L’invention concerne un dispositif d’imagerie à semi-conducteurs (1) qui comprend : une unité de commande (20) qui amène chaque pixel d’une pluralité de pixels (3) à délivrer un premier signal de pixel par réalisation d’une longue exposition et conversion d’une charge en une tension à l’aide d’un premier gain, et à délivrer un second signal de pixel par réalisation d’une courte exposition et conversion d’une charge en une tension à l’aide d’un second gain, ledit second gain étant plus petit que le premier gain ; une seconde mémoire (80) qui stocke, associé à chaque rangée de la pluralité de pixels (3), un signal de pixel entre le premier signal de pixel et le second signal de pixel ; et un circuit de composition de WDR (70) qui, pour chaque rangée, associe le premier signal de pixel stocké dans la seconde mémoire (80) et l’autre signal de pixel entre le premier signal de pixel et le second signal de pixel, utilise ces derniers pour amplifier le second signal de pixel de telle sorte que leur pente post-amplification par rapport à l’intensité de la lumière incidente crée une ligne avec le premier signal de pixel, et compose le premier signal de pixel et le second signal de pixel post-amplification.
(JA) 固体撮像装置(1)は、複数の画素(3)の各々に、長時間露光させて第一ゲインで電荷を電圧に変換させることにより第一画素信号を出力させ、短時間露光させて第一ゲインより小さい第二ゲインで電荷を電圧に変換させることにより第二画素信号を出力させる制御部(20)と、第一画素信号及び第二画素信号のうち一方の画素信号を、複数の画素(3)の行毎に対応付けて記憶する第2メモリ(80)と、第一画素信号及び第二画素信号のうち他方の画素信号と、第2メモリ(80)に記憶された一方の画素信号とを行毎に対応付けて用いて、入射光の光量に対する増幅後の傾きが第一画素信号と線形になるように第二画素信号を増幅し、第一画素信号と増幅後の第二画素信号とを合成するWDR合成回路(70)とを備える。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)