Recherche dans les collections de brevets nationales et internationales

1. (WO2017138235) CONTRÔLEUR DE MÉMOIRE, MÉMOIRE NON VOLATILE ET PROCÉDÉ DE COMMANDE DE CONTRÔLEUR DE MÉMOIRE

Pub. No.:    WO/2017/138235    International Application No.:    PCT/JP2016/085740
Publication Date: Fri Aug 18 01:59:59 CEST 2017 International Filing Date: Fri Dec 02 00:59:59 CET 2016
IPC: G06F 12/16
G06F 11/10
G11C 13/00
Applicants: SONY CORPORATION
ソニー株式会社
Inventors: TERADA, Haruhiko
寺田 晴彦
Title: CONTRÔLEUR DE MÉMOIRE, MÉMOIRE NON VOLATILE ET PROCÉDÉ DE COMMANDE DE CONTRÔLEUR DE MÉMOIRE
Abstract:
Afin de supprimer des augmentations de chute de tension dans une mémoire non volatile comportant des éléments à résistance variable, l'invention concerne un contrôleur de mémoire comprenant une unité d'estimation d'importance de chute de tension et une unité de codage. Dans le contrôleur de mémoire, l'unité d'estimation d'importance de chute de tension estime l'importance de chute de tension : d'une résistance de câblage pour un câblage jusqu'à une cellule de mémoire; et d'un courant de fuite se produisant dans la cellule de mémoire lorsque des données d'origine sont contenues dans la cellule de mémoire. L'unité de codage effectue un codage prédéfini sur les données d'origine si l'importance de chute de tension estimée dépasse une valeur de seuil prédéfinie.