WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2017052916) PROCESSEURS, PROCÉDÉS, SYSTÈMES ET INSTRUCTIONS D'AUTORISATION DE COMMUNICATIONS SÉCURISÉES ENTRE UNE MÉMOIRE DE CONTENEUR PROTÉGÉ ET DES DISPOSITIFS D'ENTRÉE/SORTIE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2017/052916    N° de la demande internationale :    PCT/US2016/048361
Date de publication : 30.03.2017 Date de dépôt international : 24.08.2016
CIB :
G06F 12/14 (2006.01)
Déposants : INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054 (US)
Inventeurs : ALEXANDROVICH, Ilya; (IL).
BEKER, Vladimir; (IL).
GERZON, Gideon; (IL).
SCARLATA, Vincent R.; (US)
Mandataire : VECCHIA, Brent E.; (US)
Données relatives à la priorité :
14/866,478 25.09.2015 US
Titre (EN) PROCESSORS, METHODS, SYSTEMS, AND INSTRUCTIONS TO ALLOW SECURE COMMUNICATIONS BETWEEN PROTECTED CONTAINER MEMORY AND INPUT/OUTPUT DEVICES
(FR) PROCESSEURS, PROCÉDÉS, SYSTÈMES ET INSTRUCTIONS D'AUTORISATION DE COMMUNICATIONS SÉCURISÉES ENTRE UNE MÉMOIRE DE CONTENEUR PROTÉGÉ ET DES DISPOSITIFS D'ENTRÉE/SORTIE
Abrégé : front page image
(EN)An integrated circuit of an aspect includes protected container access control logic to perform a set of access control checks and to determine to allow a device protected container module (DPCM) and an input and/or output (I/O) device to communicate securely through one of direct memory access (DMA) and memory-mapped input/output (MMIO). This is done after it has been determined that at least the DPCM and the I/O device are mapped to one another, an access address associated with the communication resolves into a protected container memory, and a page of the protected container memory into which the access address resolves allows for said one of DMA and MMIO.
(FR)L'invention, selon un aspect, concerne un circuit intégré comprenant une logique de commande d'accès à un conteneur protégé servant à effectuer un ensemble de vérifications de contrôle d'accès et à déterminer une autorisation de communication sécurisée d'un module de conteneur protégé de dispositif (DPCM) et d'un dispositif d'entrée et/ou de sortie (E/S) par l'intermédiaire d'un accès direct à la mémoire (DMA) et/ou d'une entrée/sortie à topographie mémoire (MMIO). Ceci est effectué après détermination au moins de la mise en correspondance du DPCM et du dispositif d'E/S l'un avec l'autre, de la résolution d'une adresse d'accès associée à la communication dans une mémoire de conteneur protégé, et de l'autorisation dudit DMA et/ou de ladite MMIO par une page de la mémoire de conteneur protégé dans laquelle est résolue l'adresse d'accès.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)