WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2017052878) INTÉGRATION D'UN ARBITRE DE COURANT DANS UN PROCESSEUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2017/052878    N° de la demande internationale :    PCT/US2016/047991
Date de publication : 30.03.2017 Date de dépôt international : 22.08.2016
CIB :
G06F 1/32 (2006.01)
Déposants : INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054 (US)
Inventeurs : GANOR, Assaf; (IL).
ROTEM, Efraim; (IL).
WINER, Noam; (IL).
VIKINSKI, Omer; (IL)
Mandataire : ROZMAN, Mark J.; (US).
RICHARDS, Edwin E.; (US).
TROP, Timothy N.; (US).
GARZA, John C.; (US).
PRUNER JR., Fred G.; (US).
RIFAI, D'Ann Naylor; (US)
Données relatives à la priorité :
14/860,854 22.09.2015 US
Titre (EN) INTEGRATING A POWER ARBITER IN A PROCESSOR
(FR) INTÉGRATION D'UN ARBITRE DE COURANT DANS UN PROCESSEUR
Abrégé : front page image
(EN)In one embodiment, a processor includes: a power switcher circuit to receive a first voltage and charge at least one charge storage device with the first voltage in a first phase and output charge in a second phase; a selection circuit coupled to the power switcher circuit to couple the output charge to a selected one of a plurality of load circuits responsive to a control signal; and a control circuit to generate the control signal based at least in part on a comparison of a feedback voltage of a rail coupled to the selected load circuit to a reference voltage. Other embodiments are described and claimed.
(FR)Conformément à un mode de réalisation, l'invention concerne un processeur qui comprend : un circuit de commutateur de courant pour recevoir une première tension et charger au moins un dispositif de stockage de charge avec la première tension dans une première phase et une charge de sortie dans une seconde phase; un circuit de sélection couplé au circuit de commutateur de courant pour coupler la charge de sortie à un circuit de charge sélectionné parmi une pluralité de circuits de charge en réponse à un signal de commande; et un circuit de commande pour générer le signal de commande sur la base, au moins en partie, d'une comparaison d'une tension de rétroaction d'un rail couplé au circuit de charge sélectionné à une tension de référence. D'autres modes de réalisation sont décrits et revendiqués.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)