WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2017052734) PROCÉDÉ ET APPAREIL DE PRÉDICTION DE BLOCS INUTILES DANS UN SYSTÈME INFORMATIQUE À MÉMOIRE CACHE DE DERNIER NIVEAU ET MÉMOIRE SYSTÈME MULTI-NIVEAU
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2017/052734    N° de la demande internationale :    PCT/US2016/043000
Date de publication : 30.03.2017 Date de dépôt international : 19.07.2016
CIB :
G06F 12/08 (2016.01)
Déposants : INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054 (US)
Inventeurs : WANG, Zhe; (US).
WILKERSON, Christopher; (US).
CHISHTI, Zeshan; (US).
PUGSLEY, Seth; (US).
ALAMELDEEN, Alaa; (US).
LU, Shih-Lien; (US)
Mandataire : O'ROURKE, Robert B.; (US).
O'ROURKE, Robert B.; (US).
VINCENT, Lester J.; (US)
Données relatives à la priorité :
14/865,617 25.09.2015 US
Titre (EN) METHOD AND APPARATUS FOR UNNEEDED BLOCK PREDICTION IN A COMPUTING SYSTEM HAVING A LAST LEVEL CACHE AND A MULTI-LEVEL SYSTEM MEMORY
(FR) PROCÉDÉ ET APPAREIL DE PRÉDICTION DE BLOCS INUTILES DANS UN SYSTÈME INFORMATIQUE À MÉMOIRE CACHE DE DERNIER NIVEAU ET MÉMOIRE SYSTÈME MULTI-NIVEAU
Abrégé : front page image
(EN)An apparatus is described.The apparatus includes a last level cache and a memory controller to interface to a multi-level system memory.The multi-level system memory has a caching level.The apparatus includes a first prediction unit to predict unneeded blocks in the last level cache.The apparatus includes a second prediction unit to predict unneeded blocks in the caching level of the multi-level system memory.
(FR)La présente invention concerne un appareil comprenant une mémoire cache de dernier niveau et un dispositif de commande de mémoire pour réaliser l’interface avec une mémoire système multi-niveau. La mémoire système multi-niveau comporte un niveau de mise en mémoire cache. L’appareil comprend une première unité de prédiction pour prédire des blocs inutiles dans le dernier niveau de mémoire cache. L’appareil comprend une seconde unité de prédiction pour prédire les blocs inutiles dans le niveau de mise en mémoire cache de la mémoire système multi-niveau.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)