WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2017041567) PROCÉDÉ ET DISPOSITIF DE CHARGEMENT DE MISE À NIVEAU MULTI-MIROIR FPGA BASÉ SUR UN PROCESSEUR À CŒUR LOGICIEL
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2017/041567    N° de la demande internationale :    PCT/CN2016/087212
Date de publication : 16.03.2017 Date de dépôt international : 27.06.2016
CIB :
G06F 9/445 (2006.01)
Déposants : WUHAN JINGCE ELECTRONIC TECHNOLOGY CO., LTD. [CN/CN]; 4th Floor Hongshan Venture Center, No.53, Nanhu Avenue, Hongshan District Wuhan, Hubei 430070 (CN)
Inventeurs : YE, Jinping; (CN).
FU, Wenming; (CN)
Mandataire : WUHAN KAIYUAN INTELLECTUAL PROPERTY AGENT LTD.; 14th Floor Yuanyang Building, No.145, Xianggang Road, Jiangan District Wuhan, Hubei 430015 (CN)
Données relatives à la priorité :
201510937954.X 16.12.2015 CN
201510562984.7 07.09.2015 CN
Titre (EN) FPGA MULTI-MIRROR UPGRADE LOADING METHOD AND DEVICE BASED ON SOFT CORE PROCESSOR
(FR) PROCÉDÉ ET DISPOSITIF DE CHARGEMENT DE MISE À NIVEAU MULTI-MIROIR FPGA BASÉ SUR UN PROCESSEUR À CŒUR LOGICIEL
(ZH) 基于软核处理器的FPGA多镜像升级加载方法及装置
Abrégé : front page image
(EN)An FPGA multi-mirror upgrade loading method based on a soft core processor and adopting a single FPGA technique. A soft core processor and various control blocks are inserted internally to realize an interface function, a program file cache function, and completion of a chip level interconnection bus interface function at a same CPLD. The upgrade loading method is completed together by the FPGA and CPLD. Further provided is an FPGA multi-mirror upgrade loading device based on a soft core processor, the device comprising: an upper level computer (1), an interface transceiver module (2), an FPGA module (3), an external cache module (4), an external storage module (5), and a CPLD module (6). The method and device can realize FPGA multi-mirror quick upgrading and flexible loading on the basis of different application scenarios.
(FR)La présente invention concerne un procédé de chargement de mise à niveau multi-miroir FPGA basé sur un processeur à cœur logiciel et adoptant une technique FPGA unique. Un processeur à cœur logiciel et divers blocs de commande sont insérés à l'intérieur pour réaliser une fonction d'interface, une fonction de cache de fichiers de programme, et l'exécution d'une fonction d'interface de bus d'interconnexion de niveau de puce sur un même CPLD. Le procédé de chargement de mise à niveau est réalisé conjointement par le FPGA et le CPLD. L'invention concerne en outre un dispositif de chargement de mise à niveau multi-miroir FPGA basé sur un processeur à cœur logiciel, le dispositif comprenant : un ordinateur de niveau supérieur (1), un module d'émetteur-récepteur d'interface (2), un module FPGA (3), un module de cache externe (4), un module de stockage externe (5) et un module de CPLD (6). Le procédé et le dispositif peuvent réaliser une mise à niveau FPGA multi-miroir rapide et un chargement souple sur la base de différents scénarios d'application.
(ZH)一种基于软核处理器的FPGA多镜像升级加载方法,采用单FPGA的方式,内部嵌入软核处理器和各控制块来实现接口功能、实现程序文件缓存功能、实现同CPLD完成芯片级的互联总线接口功能,升级加载方法由FPGA和CPLD共同完成;以及一种基于软核处理器的FPGA多镜像升级加载装置,所述装置包括:上位机(1)、接口收发模块(2)、FPGA模块(3)、外部缓存模块(4)、外部存储模块(5)、CPLD模块(6)。方法和装置能实现基于不同应用场景的FPGA多镜像快速升级及灵活加载。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : chinois (ZH)
Langue de dépôt : chinois (ZH)