WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2017039895) RÉGLAGE DYNAMIQUE DE SYSTÈMES INFORMATIQUES À PROCESSEURS MULTIPLES/CŒURS MULTIPLES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2017/039895    N° de la demande internationale :    PCT/US2016/044439
Date de publication : 09.03.2017 Date de dépôt international : 28.07.2016
CIB :
G06F 9/50 (2006.01)
Déposants : INTEL CORPORATION [US/US]; 2200 Mission College Blvd Santa Clara, California 95052 (US)
Inventeurs : WU, Kequing; (US).
CHOW, Kingsum; (US).
FENG, Ying; (US).
BAN, Khun; (US)
Mandataire : PFLEGER, Edmund P.; (US)
Données relatives à la priorité :
14/842,359 01.09.2015 US
Titre (EN) DYNAMIC TUNING OF MULTIPROCESSOR/MULTICORE COMPUTING SYSTEMS
(FR) RÉGLAGE DYNAMIQUE DE SYSTÈMES INFORMATIQUES À PROCESSEURS MULTIPLES/CŒURS MULTIPLES
Abrégé : front page image
(EN)Generally, this disclosure provides systems, devices, methods and computer readable media for dynamic tuning of multiprocessor and multicore computing systems to improve application performance and scalability. A system may include a number of processing units (CPUs) and profiling circuitry configured to detect the existence of a scalability problem associated with the execution of an application on CPUs and to determine if the scalability problem is associated with an access contention or a resource constraint. The system may also include scheduling circuitry configured to bind the application to a subset of the total number of CPUs if the scalability problem is associated with access contention.
(FR)D'une manière générale, la présente invention concerne des systèmes, des dispositifs, des procédés et des supports lisibles par ordinateur pour le réglage dynamique de systèmes informatiques à processeurs multiples et à cœurs multiples afin d'améliorer les performances et l'extensibilité d'application. Un système peut comprendre un certain nombre d'unités de traitement (CPU) et une circuiterie de profilage configurée pour détecter l'existence d'un problème d'extensibilité associé à l'exécution d'une application sur des CPU et déterminer si le problème d'extensibilité est associé à une contention d'accès ou à une contrainte de ressource. Le système peut également comprendre une circuiterie de planification configurée pour lier l'application à un sous-ensemble du nombre total de CPU si le problème d'extensibilité est associé à une contention d'accès.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)