Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2017001535) AGENCEMENT DE CIRCUIT POUR COMMANDER UN TRANSISTOR
Dernières données bibliographiques dont dispose le Bureau international

N° de publication : WO/2017/001535 N° de la demande internationale : PCT/EP2016/065230
Date de publication : 05.01.2017 Date de dépôt international : 30.06.2016
CIB :
H03K 17/687 (2006.01) ,H03K 17/0812 (2006.01) ,H03K 17/06 (2006.01)
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
K
TECHNIQUE DE L'IMPULSION
17
Commutation ou ouverture de porte électronique, c. à d. par d'autres moyens que la fermeture et l'ouverture de contacts
51
caractérisée par l'utilisation de composants spécifiés
56
par l'utilisation, comme éléments actifs, de dispositifs à semi-conducteurs
687
les dispositifs étant des transistors à effet de champ
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
K
TECHNIQUE DE L'IMPULSION
17
Commutation ou ouverture de porte électronique, c. à d. par d'autres moyens que la fermeture et l'ouverture de contacts
08
Modifications pour protéger le circuit de commutation contre la surintensité ou la surtension
081
sans réaction du circuit de sortie vers le circuit de commande
0812
par des dispositions prises dans le circuit de commande
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
K
TECHNIQUE DE L'IMPULSION
17
Commutation ou ouverture de porte électronique, c. à d. par d'autres moyens que la fermeture et l'ouverture de contacts
06
Modifications pour assurer un état complètement conducteur
Déposants :
FRONIUS INTERNATIONAL GMBH [AT/AT]; Froniusstraße 1 4643 Pettenbach, AT
Inventeurs :
ARTELSMAIR, Bernhard; AT
Mandataire :
SONN & PARTNER PATENTANWÄLTE; Riemergasse 14 1010 Wien, AT
Données relatives à la priorité :
15174575.930.06.2015EP
Titre (DE) SCHALTUNGSANORDNUNG ZUR ANSTEUERUNG EINES TRANSISTORS
(EN) CIRCUIT ARRANGEMENT FOR CONTROLLING A TRANSISTOR
(FR) AGENCEMENT DE CIRCUIT POUR COMMANDER UN TRANSISTOR
Abrégé :
(DE) Die Erfindung betrifft eine Schaltungsanordnung (1) zur Ansteuerung eines Transistors (T1) mit isoliertem Gate (3), mit einem Gate-Treiber (2) zur Erzeugung eines Treibersignals (UTR), und mit einer Kapazität (C) parallel zur Gate-Source-Strecke des Transistors (T1), wobeider Gate-Treiber (2) zur Erzeugung eines Treibersignals (UTR) größer oder gleich Null Voltausgebildet ist, eine Induktivität (L) zur Bildung eines Schwingkreises (9) mit der Kapazität (C) vorgesehen ist, und ein Schaltelement (S) im Schwingkreis (9) vorgesehen ist, welches zum Unterbrechen des Schwingkreises (9) nach dem Umladen der Kapazität (C) ausgebildet ist. Erfindungsgemäß ist der dem Gate-Treiber (2) nachfolgende Teil der Schaltungsanordnung (1) zur ausschließlichen Spannungsversorgung mit dem Treibersignal (UTR) des Gate-Treibers (2) ausgebildet, und das Schaltelement (S) durch einen Zusatztransistor (T2) gebildet und parallel zum Schaltelement (S) eine erste Freilaufdiode (D1) angeordnet und die Induktivität (L) des Schwingkreises (9) zwischen Zusatztransistor (T2) und Gate (3) des Transistors (T1) angeordnet.
(EN) The invention relates to a circuit arrangement (1) for controlling a transistor (T1) with an insulated gate (3), a gate driver (2) for generating a driver signal (UTR), and a capacitor (C) parallel to the gate-source path of the transistor (T1), wherein the gate driver (2) is designed for generating a driver signal (UTR) greater than or equal to zero volts, an inductor (L) is provided for forming a resonant circuit (9) with the capacitor (C), and a switching element (S) is provided in the resonant circuit (9), which is designed for interrupting the resonant circuit (9) after recharging the capacitor (C). According to the invention, the part of the circuit arrangement (1) downstream of the gate driver (2) is designed for exclusive voltage supply using the driver signal (UTR) of the gate driver (2), and the switching element (S) is formed by an additional transistor (T2), a first freewheeling diode (D1) is arranged parallel to the switching element (S), and the inductor (L) of the resonant circuit (9) is arranged between the additional transistor (T2) and the gate (3) of the transistor (T1).
(FR) L'invention concerne un agencement de circuit (1), destiné à commander un transistor (T1) à grille isolée (3), qui comprend une commande de grille (2) destinée à générer un signal de commande (UTR) et un condensateur (C) parallèle à la section grille-source du transistor (T1), la commande de grille (2) étant conçue pour être supérieure ou égale à zéro volt pour générer un signal de commande (UTR), une inductance (L) étant prévue pour former un circuit oscillant (9) avec le condensateur (C), et un élément de commutation (S) étant prévu dans le circuit oscillant (9) pour couper le circuit oscillant (9) après la recharge du condensateur (C). Selon l'invention, la partie de l'agencement de circuit (1) qui est montée en aval de la commande de grille (2) est conçue pour être alimentée exclusivement en tension avec le signal de commande (UTR) de la commande de grille (2) et l'élément de commutation (S) est formé par un transistor supplémentaire (T2) et une première diode de roue libre (D1) est disposée parallèlement à l'élément de commutation (S) et l'inductance (L) du circuit oscillant (9) est disposée entre le transistor supplémentaire (T2) et la grille (3) du transistor (T1).
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : Allemand (DE)
Langue de dépôt : Allemand (DE)
Également publié sous:
CN107787556US20180102775EP3317967