WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2016203193) UNITÉ DE GÉNÉRATION D'ÉVÉNEMENT
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2016/203193    N° de la demande internationale :    PCT/GB2016/051310
Date de publication : 22.12.2016 Date de dépôt international : 06.05.2016
CIB :
G06F 13/24 (2006.01)
Déposants : NORDIC SEMICONDUCTOR ASA [NO/NO]; Otto Nielsens veg 12 7004 Trondheim (NO).
WILSON, Timothy James [GB/GB]; (GB) (MG only)
Inventeurs : RUSTEN, Joar Olai; (NO)
Mandataire : DEHNS; St Bride's House 10 Salisbury Square London Greater London EC4Y 8JD (GB)
Données relatives à la priorité :
1510597.6 16.06.2015 GB
Titre (EN) EVENT GENERATING UNIT
(FR) UNITÉ DE GÉNÉRATION D'ÉVÉNEMENT
Abrégé : front page image
(EN)A microcontroller (2) has a processor (6), peripherals (18, 20, 22, 24, 26), a programmable peripheral interconnect (PPI) (10), an event-generating unit (EGU) (17), and a memory (8). The peripherals respond to task signals from the PPI. The EGU responds to a predetermined change to the contents of an event-generating register (57, 59) by signalling an event to the PPI. Stored PPI mappings can map an EGU event to a task of one of the peripherals. Mappings from one EGU event to two or more peripheral tasks cause the PPI to respond to an event signal from the EGU by sending the respective task signals within a maximum time limit. Software in the memory comprises instructions to store such mappings in a mapping memory, and to make the predetermined change to the contents of the event-generating register. In another aspect, an interrupt-generating unit (17) is arranged to send an interrupt to the processor (6) in response to receiving a task signal from the PPI (10).
(FR)L'invention concerne un microcontrôleur (2) comprenant un processeur (6), des périphériques (18, 20, 22, 24, 26), une interconnexion de périphériques programmable (PPI) (10), une unité de génération d'événement (EGU) (17), et une mémoire (8). Les périphériques répondent à des signaux de tâche provenant de la PPI. La EGU répond à un changement prédéfini de contenu d'un registre de génération d'événement (57, 59) par signalisation d'un événement à la PPI. Des mappages PPI stockés peuvent mapper un événement EGU avec une tâche de l'un des périphériques. Des mappages à partir d'un événement EGU avec au moins deux tâches de périphérique amènent la PPI à répondre à un signal d'événement provenant de la EGU par envoi des signaux de tâche respectifs dans une limite de temps maximale. Un logiciel dans la mémoire comprend des instructions pour stocker de tels mappages dans une mémoire de mappage, et effectuer le changement prédéfini de contenu du registre de génération d'événement. Dans un autre aspect, une unité de génération d'interruption (17) est conçue pour envoyer une interruption au processeur (6) en réponse à la réception d'un signal de tâche provenant de la PPI (10).
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)