WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2016201699) PROCÉDÉ ET DISPOSITIF DE TRAITEMENT D’INSTRUCTION
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication : WO/2016/201699 N° de la demande internationale : PCT/CN2015/081954
Date de publication : 22.12.2016 Date de dépôt international : 19.06.2015
CIB :
G06F 9/38 (2006.01)
Déposants : HUAWEI TECHNOLOGIES CO., LTD.[CN/CN]; Huawei Administration Building Bantian, Longgang District Shenzhen, Guangdong 518129, CN
Inventeurs : CAI, Weiguang; CN
GU, Xiongli; CN
FANG, Lei; CN
Mandataire : BEIJING SAN GAO YONG XIN INTELLECTUAL PROPERTY AGENCY CO., LTD.; A-1-102, He Jing Yuan Ji Men Li Xueyuan Road Haidian District Beijing 100088, CN
Données relatives à la priorité :
Titre (EN) INSTRUCTION PROCESSING METHOD AND DEVICE
(FR) PROCÉDÉ ET DISPOSITIF DE TRAITEMENT D’INSTRUCTION
(ZH) 指令处理方法及设备
Abrégé : front page image
(EN) An embodiment of the present invention provides an instruction processing method and device, and relates to the field of computers. The method comprises: determining at least one key instruction in executable instructions, the key instruction being a long-delay instruction or an instruction located in a key instruction chain, the key instruction chain comprising N steps of instructions, wherein, an i-th step instruction of the N steps of instructions is a producer instruction of an i + 1 step instruction. In the producer instruction, a target register of an i-th-step instruction is a source register of an i + 1 step instruction, and an N-th step instruction of the key instruction chain is a long-delay instruction, where N is a positive integer greater than 1, and i is a positive integer greater than 0 but less than N; and prioritizing execution of the at least one key instruction in the executable instructions. The present invention advances an execution time of a long delay instruction, further improving a processing function of a processor.
(FR) Conformément à un mode de réalisation, la présente invention concerne un procédé et un dispositif de traitement d’instruction, et se rapporte au domaine des ordinateurs. Le procédé consiste : à déterminer au moins une instruction clé dans des instructions pouvant être exécutées, l’instruction clé étant une instruction de retard long ou une instruction située dans une chaîne d’instructions clés, la chaîne d’instructions clés comprenant N étapes d’instructions, une instruction de énième étape des N étapes d’instruction étant une instruction de producteur d’une instruction de i+1 étape. Dans l’instruction de producteur, un registre cible d’une instruction de énième étape est un registre source d’une instruction de i+1 étape, et une instruction de N-énième étape de la chaîne d’instructions clés est une instruction de retard long, où N est un nombre entier positif supérieur à 1, et i est un nombre entier positif supérieur à 0 mais inférieur à N ; et prioriser l’exécution de la ou des instructions clés dans les instructions pouvant être exécutées. La présente invention avance un temps d’exécution d’une instruction de retard long, permettant ainsi d’améliorer une fonction de traitement d’un processeur.
(ZH) 本发明实施例提供了一种指令处理方法及设备,涉及计算机领域,所述方法包括:确定至少一个可执行指令中的关键指令,所述关键指令是指长延迟指令或位于关键指令链上的指令,所述关键指令链包含N阶指令,其中,所述N阶指令中的第i阶指令为第i+1阶指令的生产者指令,所述生产者指令是指所述第i阶指令的目标寄存器是第i+1阶指令的源寄存器,所述关键指令链上的第N阶指令为长延迟指令,N为大于1的正整数,i为大于0并小于N的正整数;优先执行所述至少一个可执行指令中的所述关键指令。本发明提前了长延迟指令的执行时间,进而提高了处理器的处理性能。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : chinois (ZH)
Langue de dépôt : chinois (ZH)