Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2016200657) IMPLÉMENTATION MATÉRIELLE D'UNE MATRICE DE MÉMOIRE INFINIE AVEC ROUTEUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication : WO/2016/200657 N° de la demande internationale : PCT/US2016/035268
Date de publication : 15.12.2016 Date de dépôt international : 01.06.2016
CIB :
G06F 13/00 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
13
Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
Déposants :
ULTRATA LLC [US/US]; 1934 Old Gallows Road Suite 350 Vienna, Virginia 22182, US
Inventeurs :
FRANK, Steven; US
REBACK, Larry; US
Mandataire :
KIRSHY, Wade G.; US
Données relatives à la priorité :
15/169,58531.05.2016US
62/172,97809.06.2015US
Titre (EN) INFINITE MEMORY FABRIC HARDWARE IMPLEMENTATION WITH ROUTER
(FR) IMPLÉMENTATION MATÉRIELLE D'UNE MATRICE DE MÉMOIRE INFINIE AVEC ROUTEUR
Abrégé :
(EN) Embodiments of the invention provide systems and methods for managing processing, memory, storage, network, and cloud computing to significantly improve the efficiency and performance of processing nodes. More specifically, embodiments of the present invention are directed to a hardware-based processing node of an object memory fabric. The processing node may include a memory module storing and managing one or more memory objects, the one or more memory objects each include at least a first memory and a second memory, wherein: each memory object is created natively within the memory module, and each memory object is accessed using a single memory reference instruction without Input/Output (I/O) instructions; and a router configured to interface between a processor on the memory module and the one or more memory objects.
(FR) Des modes de réalisation de la présente invention se rapportent à des systèmes et à des procédés permettant une gestion de traitement, de mémoire, de stockage, de réseau et de calcul infonuagique pour améliorer significativement l'efficacité et les performances de nœuds de traitement. Plus spécifiquement, des modes de réalisation de la présente invention ont trait à un nœud de traitement de base matérielle d'une matrice de mémoire d'objet. Le nœud de traitement peut comprendre un module de mémoire stockant et gérant un ou plusieurs objets mémoire, le ou les objets mémoire comprennent chacun au moins une première mémoire et une seconde mémoire, chaque objet mémoire étant créé nativement à l'intérieur du module de mémoire et chaque objet mémoire est accédé à l'aide d'une seule instruction de référence à la mémoire sans instructions d'entrée/sortie (E/S); et un routeur configuré pour servir d'interface entre un processeur sur le module de mémoire et le ou les objets mémoire.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)