Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2016194652) DISPOSITIF DE TRAITEMENT DE SIGNAL
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication : WO/2016/194652 N° de la demande internationale : PCT/JP2016/065022
Date de publication : 08.12.2016 Date de dépôt international : 20.05.2016
CIB :
H04B 1/48 (2006.01)
H ÉLECTRICITÉ
04
TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
B
TRANSMISSION
1
Détails des systèmes de transmission, non couverts par l'un des groupes H04B3/-H04B13/129; Détails des systèmes de transmission non caractérisés par le milieu utilisé pour la transmission
38
Emetteurs récepteurs, c. à d. dispositifs dans lesquels l'émetteur et le récepteur forment un ensemble structural et dans lesquels au moins une partie est utilisée pour des fonctions d'émission et de réception
40
Circuits
44
Commutation transmission-réception
48
Circuits pour connecter l'émetteur et le récepteur à une voie de transmission commune, p.ex. par l'énergie de l'émetteur
Déposants :
ソニー株式会社 SONY CORPORATION [JP/JP]; 東京都港区港南1丁目7番1号 1-7-1, Konan, Minato-ku, Tokyo 1080075, JP
Inventeurs :
吉川 直人 YOSHIKAWA Naoto; JP
多田 真也 TADA Shinya; JP
Mandataire :
西川 孝 NISHIKAWA Takashi; JP
Données relatives à la priorité :
2015-11318703.06.2015JP
2015-24745818.12.2015JP
Titre (EN) SIGNAL PROCESSING DEVICE
(FR) DISPOSITIF DE TRAITEMENT DE SIGNAL
(JA) 信号処理装置
Abrégé :
(EN) The present disclosure relates to a signal processing device which makes it possible to reduce the circuit scale when transmitting and receiving a signal from an antenna. A first n-type MOS transistor amplifies a transmission signal transmitted from an antenna. A second n-type MOS transistor supplies a reception signal received from the antenna to a reception circuit. The first n-type MOS transistor and the second n-type MOS transistor are serially connected to the antenna. In addition, the reception circuit is connected to the contact point of the first n-type MOS transistor and the second n-type MOS transistor. The present disclosure is applicable to a wireless transmission and reception device, for example.
(FR) La présente invention concerne un dispositif de traitement de signal au moyen duquel il est possible de réduire l'échelle de circuit lors de l'émission et de la réception d'un signal à partir d'une antenne. Un premier transistor MOS de type n amplifie un signal d'émission émis à partir d'une antenne. Un second transistor MOS de type n fournit un signal de réception reçu à partir de l'antenne à un circuit de réception. Le premier transistor MOS de type n et le second transistor MOS de type n sont connectés en série à l'antenne. En outre, le circuit de réception est connecté au point de contact du premier transistor MOS de type n et du second transistor MOS de type n. La présente invention peut s'appliquer à un dispositif d'émission et de réception sans fil, par exemple.
(JA) 本開示は、アンテナから信号を送受信する際の回路規模を削減することができるようにする信号処理装置に関する。 第1のn型MOSトランジスタは、アンテナから送信する送信信号を増幅する。第2のn型MOSトランジスタは、アンテナから受信する受信信号を受信回路に供給する。第1のn型MOSトランジスタと第2のn型MOSトランジスタは、アンテナに直列に接続される。また、第1のn型MOSトランジスタと第2のn型MOSトランジスタの接点には、受信回路が接続される。本開示は、例えば、無線送受信機等に適用することができる。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)