Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2016191569) ARCHITECTURE DE SYSTÈME DE MÉMOIRE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication : WO/2016/191569 N° de la demande internationale : PCT/US2016/034360
Date de publication : 01.12.2016 Date de dépôt international : 26.05.2016
CIB :
G06F 12/0888 (2016.01) ,G06F 12/0893 (2016.01) ,G06F 12/084 (2016.01) ,G06F 12/127 (2016.01)
[IPC code unknown for G06F 12/0888][IPC code unknown for G06F 12/0893][IPC code unknown for G06F 12/084][IPC code unknown for G06F 12/127]
Déposants :
GOOGLE INC. [US/US]; 1600 Amphitheatre Parkway Mountain View, California 94043, US
Inventeurs :
KNIES, Allan D.; US
SHIU, Shinye; US
CHANG, Chih-Chung; US
MALYUGIN, Vyacheslav Vladimirovich; US
RAO, Santhosh; US
Mandataire :
COLBY, Michael K.; US
Données relatives à la priorité :
62/166,99327.05.2015US
Titre (EN) MEMORY SYSTEM ARCHITECTURE
(FR) ARCHITECTURE DE SYSTÈME DE MÉMOIRE
Abrégé :
(EN) Provided are methods, systems, and apparatus for managing and controlling memory caches, in particular, system level caches outside of those closest to the CPU. The processes and representative hardware structures that implement the processes are designed to allow for detailed control over the behavior of such system level caches. Caching policies are developed based on policy identifiers, where a policy identifier corresponds to a collection of parameters that control the behavior of a set of cache management structures. For a given cache, one policy identifier is stored in each line of the cache.
(FR) L'invention concerne des procédés, des systèmes et un appareil pour la gestion et la commande de caches de mémoire, en particulier de caches de niveau système différents des caches plus proches de l'unité centrale. Les procédés et les structures matérielles représentatives qui mettent en œuvre les procédés sont conçus pour permettre une commande détaillée du comportement desdits caches de niveau système. Des politiques de mise en cache sont développées conformément à des identifiants de politique, un identifiant de politique correspondant à un ensemble de paramètres qui commandent le comportement d'un ensemble de structures de gestion de caches. Pour un cache donné, un identifiant de politique est mémorisé dans chaque ligne du cache.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)