Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2016191032) COMMANDE D’ÉTATS DE PERFORMANCE DE MOTEURS DE TRAITEMENT D'UN PROCESSEUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication : WO/2016/191032 N° de la demande internationale : PCT/US2016/029923
Date de publication : 01.12.2016 Date de dépôt international : 29.04.2016
CIB :
G06F 1/32 (2006.01) ,G06F 9/28 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
1
Détails non couverts par les groupes G06F3/-G06F13/89
26
Alimentation en énergie électrique, p.ex. régulation à cet effet
32
Moyens destinés à économiser de l'énergie
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
9
Dispositions pour la commande par programme, p.ex. unité de commande
06
utilisant un programme emmagasiné, c. à. d. utilisant une unité de stockage interne de l'équipement de traitement de données pour recevoir et conserver le programme
22
Aménagements de micro-commande ou de micro-programme
28
Augmentation de la vitesse de fonctionnement, p.ex. en utilisant plusieurs dispositifs de micro-commande fonctionnant en parallèle
Déposants :
INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054, US
Inventeurs :
WEISSMANN, Eliezer; IL
ROTEM, Efraim; IL
ABU SALAH, Hisham; IL
AIZIK, Yoni; IL
RAJWAN, Doron; IL
ROSENZWEIG, Nir; IL
LEIBOVICH, Gal; IL
SABIN, Yevgeni; IL
LEVY, Shay; IL
Mandataire :
ROZMAN, Mark J.; US
Données relatives à la priorité :
14/722,51827.05.2015US
Titre (EN) CONTROLLING PERFORMANCE STATES OF PROCESSING ENGINES OF A PROCESSOR
(FR) COMMANDE D’ÉTATS DE PERFORMANCE DE MOTEURS DE TRAITEMENT D'UN PROCESSEUR
Abrégé :
(EN) In one embodiment, a processor comprises: a plurality of processing engines including a first processing engine and a second processing engine to independently execute instructions; and a power controller including a performance state control logic to control a performance state of at least one of the processing engines, and a first logic to determine an average number of active processing engines over a first window, an estimated activity level of the processor for the first window, and adjust at least one of a window length at which the performance state control logic is to perform a performance state determination and at least one activity level threshold, based at least in part on a comparison of the estimated activity level and the average number of active processing engines. Other embodiments are described and claimed.
(FR) L'invention concerne, dans un mode de réalisation, un processeur comprenant : une pluralité de moteurs de traitement comprenant un premier moteur de traitement et un second moteur de traitement pour exécuter indépendamment des instructions; et un dispositif de commande de puissance comprenant une logique de commande d'état de performance pour commander un état de performance d'au moins l'un des moteurs de traitement et une première logique pour déterminer un nombre moyen de moteurs de traitement actifs sur une première fenêtre, un niveau d'activité estimé du processeur pour la première fenêtre et ajuster au moins l'une d'une longueur de fenêtre au niveau de laquelle la logique de commande d'état de performance doit exécuter une détermination d'état de performance et d'au moins un seuil de niveau d'activité, sur la base au moins en partie d'une comparaison du niveau d'activité estimé et du nombre moyen de moteurs de traitement actifs. L'invention décrit également d'autres modes de réalisation.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)