WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2016188015) SUBSTRAT DE MATRICE ET SON PROCÉDÉ DE FABRICATION, PANNEAU D’AFFICHAGE, ET DISPOSITIF D’AFFICHAGE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2016/188015    N° de la demande internationale :    PCT/CN2015/091821
Date de publication : 01.12.2016 Date de dépôt international : 13.10.2015
CIB :
G02F 1/1362 (2006.01)
Déposants : BOE TECHNOLOGY GROUP CO., LTD. [CN/CN]; No. 10 Jiuxianqiao Road, Chaoyang District Beijing 100015 (CN)
Inventeurs : CHOI, Hyunsic; (CN)
Mandataire : CHINA PATENT AGENT ( H. K. ) LTD.; 22/F, Great Eagle Centre 23 Harbour Road, Wanchai Hong Kong (CN)
Données relatives à la priorité :
201510272658.2 25.05.2015 CN
Titre (EN) ARRAY SUBSTRATE AND MANUFACTURING METHOD THEREFOR, DISPLAY PANEL AND DISPLAY DEVICE
(FR) SUBSTRAT DE MATRICE ET SON PROCÉDÉ DE FABRICATION, PANNEAU D’AFFICHAGE, ET DISPOSITIF D’AFFICHAGE
(ZH) 一种阵列基板及其制备方法、显示面板和显示装置
Abrégé : front page image
(EN)An array substrate and a manufacturing method therefor, a display panel and a display device, capable of forming at least two common electrode slits, thereby improving the liquid crystal efficiency while avoiding the problem of color mixing caused by mutual influence of adjacent pixels. The array substrate comprises a plurality of gate lines and a plurality of data lines, intersecting with each other. The plurality of gate lines and the plurality of data lines, intersecting with each other, define a plurality of pixel regions, each pixel region comprising a thin-film transistor. The array substrate further comprises a first insulating layer (31) disposed on the thin-film transistors and the data lines, a metal layer (32) disposed on the first insulating layer (31), a second insulating layer (33) located on the metal layer (32), and a pixel electrode (34) and common electrodes (35) disposed on the second insulating layer (33). A third insulating layer (36) is disposed between the pixel electrode (34) and the common electrodes (35). The common electrode (35) in each pixel region at least comprises two slits, wherein the metal layer (32) covers the data lines.
(FR)La présente invention a trait à un substrat de matrice et à son procédé de fabrication, à un panneau d'affichage et à un dispositif d'affichage qui peuvent former au moins deux fentes d'électrode commune, ce qui permet d'améliorer l'efficacité de cristaux liquides et d'éviter le problème de mélange de couleurs provoqué par l'influence mutuelle de pixels adjacents. Le substrat de matrice comprend une pluralité de lignes de grille et une pluralité de lignes de données qui se croisent. La pluralité de lignes de grille et la pluralité de lignes de données qui se croisent délimitent une pluralité de régions de pixels, chaque région de pixels comportant un transistor à couches minces. Le substrat de matrice comprend en outre une première couche isolante (31) disposée sur les transistors à couches minces et les lignes de données, une couche métallique (32) placée sur ladite première couche isolante (31), une deuxième couche isolante (33) située sur cette couche métallique (32), ainsi qu'une électrode de pixel (34) et des électrodes communes (35) disposées sur la deuxième couche isolante (33). Une troisième couche isolante (36) est placée entre l'électrode de pixel (34) et les électrodes communes (35). L'électrode commune (35) dans chaque région de pixels comporte au moins deux fentes, la couche métallique (32) recouvrant les lignes de données.
(ZH)一种阵列基板及其制备方法、显示面板和显示装置,使得形成的公共电极狭缝个数可以包括至少两个,从而在避免相邻像素影响形成混色问题的同时,提高液晶效率。阵列基板包括交叉设置的多条栅线和多条数据线,所述交叉设置的多条栅线和多条数据线限定多个像素区域,每一所述像素区域包括薄膜晶体管。阵列基板还包括设置在所述薄膜晶体管和所述数据线上方的第一绝缘层(31),设置于第一绝缘层(31)上方的金属层(32)和位于金属层(32)上方的第二绝缘层(33);以及设置在第二绝缘层(33)上方的像素电极(34)和公共电极(35),在所述像素电极(34)和公共电极(35)之间设置有第三绝缘层(36),每个所述像素区域中的所述公共电极(35)至少包括两个狭缝;其中,所述金属层(32)覆盖在所述数据线上方。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : chinois (ZH)
Langue de dépôt : chinois (ZH)