WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2016152206) DIPLEXEUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication : WO/2016/152206 N° de la demande internationale : PCT/JP2016/051106
Date de publication : 29.09.2016 Date de dépôt international : 15.01.2016
CIB :
H03H 7/46 (2006.01) ,H01F 27/00 (2006.01) ,H03H 7/075 (2006.01) ,H03H 7/09 (2006.01)
Déposants : MURATA MANUFACTURING CO., LTD.[JP/JP]; 10-1, Higashikotari 1-chome, Nagaokakyo-shi, Kyoto 6178555, JP
Inventeurs : KAMINISHI Yuji; JP
Mandataire : ASCEND IP LAW FIRM; 5-17, Dojima 1-chome, Kita-ku, Osaka-shi, Osaka 5300003, JP
Données relatives à la priorité :
2015-06265325.03.2015JP
2015-12439822.06.2015JP
Titre (EN) DIPLEXER
(FR) DIPLEXEUR
(JA) ダイプレクサ
Abrégé : front page image
(EN) The objective of the present invention is to provide a diplexer with which it is possible to restrict the complexity of conductor routing. The diplexer according to the present invention is provided with: a first filter circuit including a first loop inductor and a second loop inductor which form a first loop surface and a second loop surface; a second filter circuit provided adjacent to the first filter circuit; and a first via hole conductor which electrically connects an input and output terminal to the first filter circuit and the second filter circuit. The diplexer is characterized in that: the first loop surface faces the second loop surface in a state in which said first loop surface protrudes out in a first direction relative to the second loop surface; and in that the first via hole conductor is provided to a second direction side of the first loop inductor, said second direction being a direction from the first loop surface to the second loop surface, and the first via hole conductor overlaps the part of the first loop surface that protrudes out relative to the second loop surface as seen in the second direction.
(FR) L'objet de la présente invention est de fournir un diplexeur avec lequel il est possible de limiter la complexité du routage conducteur. Le diplexeur selon la présente invention est pourvu : d'un premier circuit filtrant comprenant un premier inducteur boucle et un second inducteur boucle qui forment une première surface de boucle et une seconde surface de boucle ; d'un second circuit filtrant disposé adjacent au premier circuit filtrant ; et d'un premier conducteur de trou d'interconnexion qui connecte électriquement une borne d'entrée et de sortie au premier circuit filtrant et au second circuit filtrant. Le diplexeur est caractérisé en ce que : la première surface de boucle fait face à la seconde surface de boucle dans un état dans lequel ladite première surface de boucle fait saillie dans une première direction par rapport à la seconde surface de boucle ; et en ce que le premier conducteur de trou d'interconnexion est disposé du côté d'une seconde direction du premier inducteur boucle, ladite seconde direction étant une direction allant de la première surface de boucle à la seconde surface de boucle, et le premier conducteur de trou d'interconnexion recouvre la partie de la première surface de boucle qui fait saillie par rapport à la seconde surface de boucle tel que vu dans la seconde direction.
(JA) 導体の引き回しが複雑になることを抑制できるダイプレクサを提供することである。 本発明に係るダイプレクサは、第1のループ面及び第2のループ面を形成する第1のループインダクタ及び第2のループインダクタを含んでいる第1のフィルタ回路と、第1のフィルタ回路と隣り合うように設けられている第2のフィルタ回路と、入出力端子と第1のフィルタ回路及び第2のフィルタ回路とを電気的に接続する第1のビアホール導体と、を備えており、第1のループ面は、第2のループ面から第1の方向にはみ出した状態で、第2のループ面と対向しており、第1のビアホール導体は、第1のループインダクタよりも第1のループ面から第2のループ面に向かう第2の方向に設けられていると共に、第2の方向から見たときに、第1のループ面が該第2のループ面からはみ出している部分と重なっていること、を特徴とする。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)