WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2016149333) DÉCODEUR DE LIGNE DE MOTS À HAUTE VITESSE ET DISPOSITIF DE DÉCALAGE DE NIVEAU
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2016/149333    N° de la demande internationale :    PCT/US2016/022593
Date de publication : 22.09.2016 Date de dépôt international : 16.03.2016
Demande présentée en vertu du Chapitre 2 :    13.10.2016    
CIB :
G11C 8/10 (2006.01)
Déposants : QUALCOMM INCORPORATED [US/US]; ATTN: International IP Administration 5775 Morehouse Drive San Diego, California 92121-1714 (US)
Inventeurs : JUNG, Chulmin; (US).
CHEN, Po-Hung; (US).
LI, David; (US).
YOON, Sei Seung; (US)
Mandataire : HALLMAN, Jonathan W.; (US)
Données relatives à la priorité :
62/133,840 16.03.2015 US
15/070,963 15.03.2016 US
Titre (EN) HIGH-SPEED WORD LINE DECODER AND LEVEL-SHIFTER
(FR) DÉCODEUR DE LIGNE DE MOTS À HAUTE VITESSE ET DISPOSITIF DE DÉCALAGE DE NIVEAU
Abrégé : front page image
(EN)A memory is provided that includes a row decoder that decodes an address into a plurality of decoded signals for selecting a word line to be asserted from a plurality of word lines. Each word line is driven through a decoder level-shifter that processes the decoded signals. Each decoder level-shifter corresponds to a unique combination of the decoded signals. The row decoder is in a logic power domain such that the decoded signals are asserted to a logic power supply voltage. When a decoder level-shifter's unique combination of decoded signals are asserted by the row decoder, the decoder level-shifter drives the corresponding word line with a memory power supply voltage for a memory power domain.
(FR)L'invention concerne une mémoire qui comprend un décodeur de rangée qui décode une adresse en une pluralité de signaux décodés pour sélectionner une ligne de mots à exciter parmi une pluralité de lignes de mots. Chaque ligne de mots est attaquée par un dispositif décodeur de décalage de niveau qui traite les signaux décodés. Chaque dispositif décodeur de décalage de niveau correspond à une combinaison unique des signaux décodés. Le décodeur de rangée est dans un domaine d'alimentation logique, de telle sorte que les signaux décodés sont excités pour une tension d'alimentation logique. Lorsqu'une combinaison unique de signaux décodés du dispositif décodeur de décalage de niveau sont excités par le décodeur de rangée, le dispositif décodeur de décalage de niveau attaque la ligne de mots correspondante avec une tension d'alimentation de mémoire pour un domaine d'alimentation de mémoire.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)