WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2016149086) DISPOSITIF À MICROCONTRÔLEUR AYANT DE MULTIPLES MICROCONTRÔLEURS INDÉPENDANTS
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2016/149086    N° de la demande internationale :    PCT/US2016/021977
Date de publication : 22.09.2016 Date de dépôt international : 11.03.2016
CIB :
G06F 15/167 (2006.01), G06F 13/38 (2006.01), G06F 1/22 (2006.01)
Déposants : MICROCHIP TECHNOLOGY INCORPORATED [US/US]; 2355 West Chandler Blvd. Chandler, Arizona 85224-6199 (US)
Inventeurs : KRIS, Bryan; (US).
WOJEWODA, Igor; (US).
CATHERWOOD, Mike; (US).
FALL, Brian; (US).
TOLLEFSON, Jason; (US).
PEPPING, Jim; (US).
MICKEY, Dave; (US).
SPOHRER, Thomas; (US).
DUMAIS, Alex; (US).
WILKIE, Calum; (US).
SHEARD, Vincent; (US)
Mandataire : SLAYDEN, Bruce W., II; (US)
Données relatives à la priorité :
62/133,186 13.03.2015 US
15/065,027 09.03.2016 US
Titre (EN) MICROCONTROLLER DEVICE WITH MULTIPLE INDEPENDENT MICROCONTROLLERS
(FR) DISPOSITIF À MICROCONTRÔLEUR AYANT DE MULTIPLES MICROCONTRÔLEURS INDÉPENDANTS
Abrégé : front page image
(EN)A microcontroller device has a housing with a plurality of external pins. a first microcontroller with a first central processing unit (CPU), a first system bus coupled with the first CPU, first memory coupled with the first system bus, and a first plurality of peripheral devices coupled with the first system bus, and a second microcontroller with a second central processing unit (CPU), a second system bus coupled with the second CPU, second memory coupled with the second system bus, and a second plurality of peripheral devices coupled with the second system bus, wherein first and second microcontroller communicate only via a dedicated interface.
(FR)La présente invention concerne un dispositif à microcontrôleur ayant un boîtier contenant une pluralité de broches externes. Un premier microcontrôleur ayant une première unité centrale (UC), un premier bus système couplé avec la première UC, une première mémoire couplée au premier bus système et une première pluralité de dispositifs périphériques couplée au premier bus système, et un second microcontrôleur ayant une seconde unité centrale (UC), un second bus système couplé à la seconde UC, une seconde mémoire couplée au second bus système et une seconde pluralité de dispositifs périphériques couplée au second bus système, les premier et second microcontrôleurs communiquant par l'intermédiaire d'une interface dédiée.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)