WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2016149078) DISPOSITIF À MICROCONTRÔLEURS À NOMBRE DE BROCHES RÉDUIT COMPORTANT DE MULTIPLES MICROCONTRÔLEURS INDÉPENDANTS
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2016/149078    N° de la demande internationale :    PCT/US2016/021962
Date de publication : 22.09.2016 Date de dépôt international : 11.03.2016
CIB :
G06F 15/78 (2006.01), G06F 13/38 (2006.01)
Déposants : MICROCHIP TECHNOLOGY INCORPORATED [US/US]; 2355 West Chandler Blvd. Chandler, Arizona 85224-6199 (US)
Inventeurs : KRIS, Bryan; (US).
WOJEWODA, Igor; (US).
CATHERWOOD, Mike; (US).
FALL, Brian; (US).
TOLLEFSON, Jason; (US).
WILKIE, Calum; (US).
MICKEY, Dave; (US).
SPOHRER, Thomas; (US).
DUMAIS, Alex; (US)
Mandataire : SLAYDEN, Bruce W., II; (US)
Données relatives à la priorité :
62/133,181 13.03.2015 US
15/064,964 09.03.2016 US
Titre (EN) LOW-PIN MICROCONTROLLER DEVICE WITH MULTIPLE INDEPENDENT MICROCONTROLLERS
(FR) DISPOSITIF À MICROCONTRÔLEURS À NOMBRE DE BROCHES RÉDUIT COMPORTANT DE MULTIPLES MICROCONTRÔLEURS INDÉPENDANTS
Abrégé : front page image
(EN)A microcontroller device has a housing with a plurality of external pins having a plurality of input/output pins, a first microcontroller with a first central processing unit (CPU), a first system bus coupled with the first CPU, first memory coupled with the first system bus, and a first plurality of peripheral devices coupled with the first system bus, a second microcontroller with a second central processing unit (CPU), a second system bus coupled with the second CPU, second memory coupled with the second system bus, and a second plurality of peripheral devices coupled with the second system bus, and a pad ownership multiplexer unit being controllable to assign control of the input/output pins to either the first microcontroller or the second microcontroller, wherein the number of external pins is less than the sum of a data bus width of the first and second microcontroller.
(FR)Un dispositif à microcontrôleurs comprend : un logement pourvu d'une pluralité de broches externes, parmi lesquelles une pluralité de broches d'entrée/sortie ; un premier microcontrôleur comportant une première unité centrale de traitement (UCT), un premier bus de système couplé à la première UCT, une première mémoire couplée au premier bus de système et une première pluralité de dispositifs périphériques couplés au premier bus de système ; un second microcontrôleur comportant une seconde unité centrale de traitement (UCT), un second bus de système couplé à la seconde UCT, une seconde mémoire couplée au second bus de système et une seconde pluralité de dispositifs périphériques couplés au second bus de système ; et une unité de multiplexeur de propriété de plage de connexion pouvant être commandée de façon à attribuer une commande des broches d'entrée/sortie au premier ou au second microcontrôleur. Le nombre de broches externes est inférieur à la somme d'une largeur de bus de données des premier et second microcontrôleurs.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)