WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2016145328) MODULE DE MÉMOIRE NON-VOLATILE À HAUTE EFFICACITÉ
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2016/145328    N° de la demande internationale :    PCT/US2016/022046
Date de publication : 15.09.2016 Date de dépôt international : 11.03.2016
CIB :
G06F 12/02 (2006.01), G06F 12/06 (2006.01), G06F 13/16 (2006.01)
Déposants : RAMBUS INC. [US/US]; 1050 Enterprise Way, Suite 700 Sunnyvale, California 94089 (US)
Inventeurs : WARE, Frederick; (US).
TSERN, Ely; (US).
LINSTADT, John; (US)
Mandataire : KREISMAN, Lance; (US)
Données relatives à la priorité :
62/131,763 11.03.2015 US
62/197,991 28.07.2015 US
62/221,969 22.09.2015 US
Titre (EN) HIGH PERFORMANCE NON-VOLATILE MEMORY MODULE
(FR) MODULE DE MÉMOIRE NON-VOLATILE À HAUTE EFFICACITÉ
Abrégé : front page image
(EN)Memory controllers, devices, modules, systems and associated methods are disclosed. In one embodiment, a memory module includes a pin interface for coupling to a memory controller via a bus. The module includes at least two non-volatile memory devices, and a buffer disposed between the pin interface and the at least two non-volatile memory devices. The buffer receives non-volatile memory access commands from the memory controller that are interleaved with DRAM memory module access commands.
(FR)L'invention concerne des dispositifs de commande, des dispositifs, des modules, des systèmes de mémoire et des procédés associés. Dans un mode de réalisation, un module de mémoire comprend une interface de broche pour le couplage à un dispositif de commande de mémoire par l'intermédiaire d'un bus. Le module comprend au moins deux dispositifs de mémoire non volatile, et une mémoire tampon disposée entre l'interface de broche et les deux ou plus de deux dispositifs de mémoire non volatile. La mémoire tampon reçoit, du dispositif de commande de mémoire, des instructions d'accès à la mémoire non volatile qui sont entrelacées avec des instructions d'accès à un module de mémoire DRAM.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)