WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2016144777) MICROCONTRÔLEUR OU MICROPROCESSEUR AVEC DOUBLE MODE D'INTERRUPTION
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2016/144777    N° de la demande internationale :    PCT/US2016/020942
Date de publication : 15.09.2016 Date de dépôt international : 04.03.2016
CIB :
G06F 13/24 (2006.01), G06F 13/26 (2006.01)
Déposants : MICROCHIP TECHNOLOGY INCORPORATED [US/US]; 2355 West Chandler Blvd. Chandler, Arizona 85224-6199 (US)
Inventeurs : CURTIS, Keith E.; (US).
SENAPATI, Ashish; (US).
GARCIA, Anthony; (US).
SARVEPALLI, Vijay; (US).
PULIPAKA, Prashanth; (US).
KILZER, Kevin; (US).
FORST, David; (US).
KENNEDY, Rob; (US).
CASTRO, Primo; (US).
BARTON, Aaron; (US)
Mandataire : SLAYDEN, Bruce W., II; (US)
Données relatives à la priorité :
62/129,481 06.03.2015 US
15/060,553 03.03.2016 US
Titre (EN) MICROCONTROLLER OR MICROPROCESSOR WITH DUAL MODE INTERRUPT
(FR) MICROCONTRÔLEUR OU MICROPROCESSEUR AVEC DOUBLE MODE D'INTERRUPTION
Abrégé : front page image
(EN)A microcontroller has a CPU with at least one interrupt input coupled with an interrupt controller, a plurality of peripherals, and a mode register comprising at least one bit controlling an operating mode of the microcontroller. The microcontroller is configured to operate in a first operating mode wherein upon assertion of an interrupt by a peripheral of the microcontroller, the interrupt controller forwards an interrupt signal to the CPU and the peripheral sets an associated interrupt flag, wherein the interrupt causes the CPU to branch to a predefined interrupt address associated with the interrupt input. In a second operating mode, upon assertion of an interrupt by a peripheral of the microcontroller, the interrupt controller forwards an interrupt signal to the CPU and the CPU receives additional interrupt information from the peripheral that generated the interrupt, wherein the additional interrupt information is used to generate a vector address.
(FR)Un microcontrôleur a une CPU ayant au moins une entrée d'interruption couplée à un contrôleur d'interruptions, une pluralité de dispositifs périphériques et un registre de modes comprenant au moins un bit commandant un mode de fonctionnement du microcontrôleur. Le microcontrôleur est configuré pour fonctionner dans un premier mode de fonctionnement dans lequel, lors d'une émission d'une interruption par un dispositif périphérique du microcontrôleur, le contrôleur d'interruptions expédie un signal d'interruption à la CPU et le dispositif périphérique active un drapeau d'interruption associé, l'interruption amenant la CPU à se brancher à une adresse d'interruption prédéfinie associée à l'entrée d'interruption. Dans un second mode de fonctionnement, lors d'une émission d'une interruption par un dispositif périphérique du microcontrôleur, le contrôleur d'interruption expédie un signal d'interruption à la CPU et la CPU reçoit des informations d'interruption supplémentaires du dispositif périphérique qui a généré l'interruption, les informations d'interruption supplémentaires étant utilisées pour générer une adresse de vecteur.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)