WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2016144625) SYSTÈMES DE DISTRIBUTION D'HORLOGE COMPORTANT DE LARGES PLAGES DE TENSION DE FONCTIONNEMENT
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2016/144625    N° de la demande internationale :    PCT/US2016/020330
Date de publication : 15.09.2016 Date de dépôt international : 02.03.2016
Demande présentée en vertu du Chapitre 2 :    10.01.2017    
CIB :
G06F 1/10 (2006.01)
Déposants : QUALCOMM INCORPORATED [US/US]; ATTN: International IP Administration 5775 Morehouse Drive San Diego, California 92121-1714 (US)
Inventeurs : SAMSON, Giby; (US).
PU, Yu; (US).
YUEN, Kendrick, Hoy Leong; (US)
Mandataire : DAVENPORT, Taylor, M.; (US)
Données relatives à la priorité :
14/642,859 10.03.2015 US
Titre (EN) CLOCK DISTRIBUTION SCHEMES WITH WIDE OPERATING VOLTAGE RANGES
(FR) SYSTÈMES DE DISTRIBUTION D'HORLOGE COMPORTANT DE LARGES PLAGES DE TENSION DE FONCTIONNEMENT
Abrégé : front page image
(EN)Clock distribution schemes with wide operating voltage ranges are disclosed. In one aspect, an operating voltage level or condition within a computing device is sensed. In a first voltage condition, delay elements are used within a clock tree to minimize clock skew. In a second voltage condition, one or more delay and/or clocked elements are bypassed to minimize clock skew at the second voltage condition. In addition to controlling clock skew, power may be conserved by depowering the bypassed elements. Controlling clock skew in this fashion improves operation of a computing device that includes the clock tree and may improve battery life.
(FR)La présente invention concerne des systèmes de distribution d'horloge comportant de larges plages de tension de fonctionnement. Selon un aspect de l'invention, un niveau ou un état de tension de fonctionnement à l'intérieur d'un dispositif informatique est détecté. Dans un premier état de tension, des circuits à retard sont utilisés à l'intérieur d'un arbre d'horloge pour réduire au minimum le décalage d'horloge. Dans un second état de tension, un ou plusieurs circuits à retards et/ou éléments cadencés sont court-circuités pour réduire au minimum le décalage d'horloge au niveau du second état de tension. En plus de commander le décalage d'horloge, l'énergie peut être conservée par l'arrêt de l'énergie des éléments court-circuités. Commander le décalage d'horloge de cette manière permet d'améliorer le fonctionnement d'un dispositif informatique qui comprend l'arbre d'horloge et peut améliorer la durée de vie de la batterie.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)