WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2016143465) CIRCUIT DE DÉTECTION DE COURANT ET DISPOSITIF D'ATTAQUE DE SOLÉNOÏDE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2016/143465    N° de la demande internationale :    PCT/JP2016/054337
Date de publication : 15.09.2016 Date de dépôt international : 15.02.2016
CIB :
G01R 19/25 (2006.01), G01R 19/00 (2006.01), H02M 7/48 (2007.01), H02P 25/06 (2016.01), H02P 27/06 (2006.01), H03K 17/687 (2006.01)
Déposants : SANKEN ELECTRIC CO.,, LTD. [JP/JP]; 3-6-3 KITANO, NIIZA-SHI Saitama 3528666 (JP).
Satoh Kiyokatsu [JP/JP]; (JP) (US only).
Shimoyama Naohiko [JP/JP]; (JP) (US only)
Inventeurs : Satoh Kiyokatsu; (JP).
Shimoyama Naohiko; (JP)
Données relatives à la priorité :
2015-047970 11.03.2015 JP
Titre (EN) CURRENT DETECTION CIRCUIT AND SOLENOID DRIVE DEVICE
(FR) CIRCUIT DE DÉTECTION DE COURANT ET DISPOSITIF D'ATTAQUE DE SOLÉNOÏDE
(JA) 電流検出回路及びソレノイド駆動装置
Abrégé : front page image
(EN)[Problem] To provide a current detection circuit capable of reducing computation and eliminating takeover of abnormal data. [Solution] The present invention comprises: a control unit (16) that PWM controls a switching element (Q1) for applying a current to a solenoid (L) at a prescribed PWM cycle; an A/D conversion unit (13) that samples and performs analog-to-digital conversion of a current value detected by a detecting unit (R1) at a cycle which is n-fold of the prescribed PWM cycle, and that outputs n times of AD conversion values every PWM cycle; and a moving average computation unit (14) that has a FIFO buffer (141) for storing the n times of AD conversion values from the A/D conversion unit. The moving average computation unit, to (n-1) times of AD conversion values obtained by subtracting the oldest AD conversion value from the FIFO buffer from the summation result of adding past n times of AD conversion values, adds the newest AD conversion value from the AD conversion unit and obtains a moving average total value for n times of AD conversion values, and divides the moving average total value by n to compute a moving average value.
(FR)Le problème décrit par l'invention est de concevoir un circuit de détection de courant permettant de réduire un calcul et de supprimer un transfert de données anormales. La solution selon la présente invention porte sur : une unité de commande (16) qui commande par PWM un élément de commutation (Q1) de façon à appliquer un courant à un solénoïde (L) selon un cycle de PWM prescrit ; une unité de conversion A/N (13) qui échantillonne une valeur de courant détectée par une unité de détection (R1) selon un cycle qui est n fois le cycle de PWM prescrit et procède à sa conversion d'analogique en numérique, et qui délivre en sortie n fois des valeurs de conversion A/N à chaque cycle de PWM ; et une unité de calcul de moyenne mobile (14) qui comporte un tampon FIFO (141) servant à mémoriser les valeurs de conversion A/N délivrées en sortie n fois de l'unité de conversion A/N. L'unité de calcul de moyenne mobile ajoute, aux valeurs de conversion A/N délivrées en sortie (n-1) fois, obtenues par soustraction de la valeur de conversion A/N la plus ancienne issue du tampon FIFO du résultat de totalisation d'addition des valeurs de conversion A/N délivrées en sortie n fois passées, la valeur de conversion A/N la plus récente issue de l'unité de conversion A/N et obtient une valeur de moyenne mobile totale des valeurs de conversion A/N délivrées en sortie n fois, et divise la valeur de moyenne mobile totale par n pour calculer une valeur de moyenne mobile.
(JA)【課題】演算量を少なくでき異常データの引き継ぎをなくす電流検出回路。【解決手段】ソレノイド(L)に電流を流すためのスイッチング素子(Q1)を所定のPWM周期でPWM制御する制御部(16)と、検出部(R1)で検出された電流値を所定のPWM周期のn倍の周期でサンプリングしアナログデジタル変換してPWM周期毎にn回のAD変換値を出力するA/D変換部(13)と、A/D変換部からのn回のAD変換値を記憶するFIFOバッファ(141)を有する移動平均演算部(14)とを備え、移動平均演算部は、過去のn回のAD変換値を加算した加算結果からFIFOバッファからの最も古い1回のAD変換値を減算して得られる(n-1)回のAD変換値に対し、AD変換部からの最新の1回のAD変換値を加算してn回のAD変換値の移動平均用総和値を得、当該移動平均用総和値をnで除算することにより移動平均値を演算する。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)