WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2016134650) PROCÉDÉ ET SYSTÈME POUR METTRE EN ŒUVRE UN CIRCUIT PROGRAMMABLE UNIFILAIRE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2016/134650    N° de la demande internationale :    PCT/CN2016/074387
Date de publication : 01.09.2016 Date de dépôt international : 24.02.2016
CIB :
G06F 13/14 (2006.01), G06F 13/38 (2006.01)
Déposants : INTELLISENSE(XIAMEN) MICROELECTRONICS LTD [CN/CN]; 102b 34 Guanri road Xiamen, Fujian 310008 (CN) (DE, IN, IT, JP, US only)
Inventeurs : ZHENG, Zheng; (SG)
Données relatives à la priorité :
201510091110.8 28.02.2015 CN
Titre (EN) METHOD AND SYSTEM FOR IMPLEMENTING SINGLE-WIRE PROGRAMMABLE CIRCUIT
(FR) PROCÉDÉ ET SYSTÈME POUR METTRE EN ŒUVRE UN CIRCUIT PROGRAMMABLE UNIFILAIRE
(ZH) 一种实现单线可编程电路的方法和系统
Abrégé : front page image
(EN)A method and system for implementing a single-wire programmable circuit. The system comprises a main circuit module (11), an OTP memory module (12) controlling the main circuit module (11), an OTP control module (13) controlling the read/write fusing of the OTP memory module (12), a single-wire to multiple-wire module (14) communicating with the OTP control module (13), S1, S2 and S3 analogue switches controlled by one OTPL of the OTP memory module (12), a resistor R1 (17) connected to S1 (18) in parallel and a clock (15) capable of being controlled by S3, wherein one end of the R1 (17) and S1 (18) connected to the circuit in parallel is connected to the main circuit module (11), and the other end thereof is connected to an output OUT (16) of the circuit; one end of the single-wire to multiple-wire module (14) is selectively connected to the OUT (16) through S2 or is directly connected to the OUT (16), and the other end thereof is connected to the OTP control module (13); and the OTP control module (13) is connected to the OTP memory module (12), and the setting of various parameters of the circuit is realized through the OTP memory module (12). By means of the system, when a chip switches a programming mode and a normal output mode, it is unnecessary to restart the chip, thereby improving the chip programming efficiency, and simplifying a chip programming system.
(FR)L'invention concerne un procédé et un système pour mettre en œuvre un circuit programmable unifilaire. Le système comprend un module de circuit principal (11), un module de mémoire OTP (12) qui commande le module de circuit principal (11), un module de commande OTP (13) qui commande la fusion lecture/écriture du module de mémoire OTP (12), un module de commande unifilaire-multifilaire (14) qui communique avec le module de commande OTP (13), des commutateurs analogues S1, S2 et S3 qui sont commandés par un OTPL du module de mémoire OTP (12), une résistance R1 (17) qui est connectée à S1 (18) en parallèle et une horloge (15) qui est apte à être commandée par S3, une extrémité du R1 (17) et S1 (18) connectés au circuit en parallèle étant connecté au module de circuit principal (11), et son autre extrémité étant connectée à une sortie SORTIE (16) du circuit ; une extrémité du module unifilaire-multifilaire est connectée sélectivement à la SORTIE (16) à travers S2 ou est connectée directement à la SORTIE (16), et son autre extrémité est connectée au module de commande OTP (13) ; et le module de commande (13) est connecté au module de mémoire OTP (12), et le réglage de divers paramètres du circuit est effectué par le module de mémoire OTP (12). Au moyen du système, lorsqu'une puce commute un mode de programmation et un mode de sortie normal, il n'est pas nécessaire de redémarrer la puce, ce qui permet d'améliorer le rendement de programmation de puces, et de simplifier un système de programmation de puces.
(ZH)一种实现单线可编程电路的方法及其系统,该系统包括主电路模块(11)、控制主电路模块(11)的OTP存储器模块(12)、控制OTP存储器(12)的读/写熔断的OTP控制模块(13)、同OTP控制模块(13)通讯的单线转多线模块(14)、由OTP模块(12)的其中一位OTPL控制的S1,S2,S3模拟开关、同S1(18)并联的电阻R1(17)、可由S3控制的时钟(15);R1(17)及S1(18)并联电路的一端与主电路模块(11)相连,另一端和电路的输出OUT(16)相连;单线转多线电路模块(14)的一端可选择通过S2和OUT(16)相连或直接和OUT(16)相连,另一端与OTP控制模块(13)相连;OTP控制模块(13)与OTP存储器模块(12)相连,并通过OTP存储器模块(12)实现对电路的各种参数的设置。该系统在芯片切换编程模式和正常输出模式时不需要重新启动芯片,提高了芯片编程效率,简化了芯片编程系统。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : chinois (ZH)
Langue de dépôt : chinois (ZH)