WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2016107069) SUBSTRAT MATRICIEL ET DISPOSITIF D'AFFICHAGE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2016/107069    N° de la demande internationale :    PCT/CN2015/080550
Date de publication : 07.07.2016 Date de dépôt international : 02.06.2015
CIB :
G09G 3/36 (2006.01)
Déposants : BOE TECHNOLOGY GROUP CO., LTD. [CN/CN]; No.10 Jiuxianqiao Rd., Chaoyang District Beijing 100015 (CN)
Inventeurs : NAGAYAMA, Kazuyoshi; (CN).
SONG, Song; (CN)
Mandataire : LIU, SHEN & ASSOCIATES; 10th Floor, Building 1, 10 Caihefang Road Haidian District Beijing 100080 (CN)
Données relatives à la priorité :
201510001826.4 04.01.2015 CN
Titre (EN) ARRAY SUBSTRATE AND DISPLAY DEVICE
(FR) SUBSTRAT MATRICIEL ET DISPOSITIF D'AFFICHAGE
(ZH) 阵列基板及显示装置
Abrégé : front page image
(EN)Disclosed are an array substrate and a display device. The array substrate (01) comprises a gate drive circuit (10), and the gate drive circuit (10) comprises at least two grades of shift register units (SR1-SRn), each grade of shift register unit (SR1-SRn) being connected to a row of gate lines (Gate1-Gaten). The shift register units (SR1-SRn) comprise drive modules (D1-Dn) and logic modules (L1-Ln), the drive modules (D1-Dn) being located at parts of a display area (100) of the array substrate. The array substrate can solve the problem that a drive TFT in a GOA circuit being relatively large in size does not aid the design trend for a narrow frame of a display panel.
(FR)La présente invention concerne un substrat matriciel et un dispositif d'affichage. Le substrat matriciel (01) comprend un circuit de commande de grille (10), et le circuit de commande de grille (10) comprend au moins deux catégories d'unités de registre à décalage (SR1-SRn), chaque catégorie d'unité de registre à décalage (SR1-SRn) étant connectée à une rangée de lignes de grille (Gate1-Gaten). Les unités de registre à décalage (SR1-SRn) comprennent des modules de commande (D1-Dn) et des modules logiques (L1-Ln), les modules de commande (D1-Dn) étant situés au niveau de parties d'une zone d'affichage (100) du substrat matriciel. Le substrat matriciel permet de résoudre le problème selon lequel un TFT d'attaque d'un circuit de GOA qui est de taille relativement importante ne va pas dans le sens de la tendance de conception d'un cadre étroit d'un panneau d'affichage.
(ZH)公开了一种阵列基板及显示装置。该阵列基板(01)包括栅极驱动电路(10),栅极驱动电路(10)包括至少两级移位寄存器单元(SR1-SRn),每一级移位寄存器单元(SR1-SRn)与一行栅线(Gate1-Gaten)相连接。移位寄存器单元(SR1-SRn)包括驱动模块(D1-Dn)以及逻辑模块(L1-Ln);驱动模块(D1-Dn)位于阵列基板的显示区域(100)的部分。该阵列基板能够解决由于GOA电路中驱动TFT的尺寸较大,不利于显示面板窄边框的设计趋势的问题
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : chinois (ZH)
Langue de dépôt : chinois (ZH)