WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2016106821) CIRCUIT DE COMMANDE DE GRILLE ET REGISTRE À DÉCALAGE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2016/106821    N° de la demande internationale :    PCT/CN2015/070515
Date de publication : 07.07.2016 Date de dépôt international : 12.01.2015
CIB :
G11C 19/28 (2006.01)
Déposants : SHENZHEN CHINA STAR OPTOELECTRONICS TECHNOLOGY CO., LTD. [CN/CN]; NO.9-2, Tangming Rd, Guangming New District Shenzhen, Guangdong 518132 (CN)
Inventeurs : HAO, Sikun; (CN)
Mandataire : CHINA WISPRO INTELLECTUAL PROPERTY LLP.; Room A806, Zhongdi Building, China University of Geosciences Base, No.8 Yuexing 3rd Road, High-Tech Industrial Estate, Nanshan District Shenzhen, Guangdong 518057 (CN)
Données relatives à la priorité :
201410850825.2 30.12.2014 CN
Titre (EN) GATE DRIVE CIRCUIT AND SHIFT REGISTER
(FR) CIRCUIT DE COMMANDE DE GRILLE ET REGISTRE À DÉCALAGE
(ZH) 栅极驱动电路以及移位寄存器
Abrégé : front page image
(EN)A gate drive circuit (1) and a shift register (10), the gate drive circuit (1) comprising a plurality of cascaded shift register circuits (10), each shift register circuit (10) comprising a clock control transmission circuit (11) and a NOR gate latch circuit (12). The clock control transmission circuit (11) is triggered by a first clock pulse of a clock signal to transmit a gate drive pulse of a previous level to the NOR gate latch circuit (12), latching is performed by the NOR gate latch circuit (12), and the NOR gate latch circuit (12) is further triggered by a subsequent second clock pulse of the first clock signal to output the gate drive pulse. The gate drive circuit (1) is suitable for a CMOS process, power consumption is low, and a noise margin is wide.
(FR)La présente invention concerne un circuit de commande de grille (1) et un registre à décalage (10). Le circuit de commande de grille (1) comprend une pluralité de circuits de registre à décalage en cascade (10). Chaque circuit de registre à décalage (10) comprend un circuit de transmission de commande d'horloge (11) ou un circuit de verrouillage de porte NON-OU (12). Le circuit de transmission de commande d'horloge (11) est déclenché par une première impulsion d'horloge d'un signal d'horloge de façon à transmettre une impulsion de commande de grille d'un niveau précédent au circuit de verrouillage de porte NON-OU (12). Le verrouillage est effectué par le circuit de verrouillage de porte NON-OU (12). Le circuit de verrouillage de porte NON-OU (12) est en outre déclenché par une seconde impulsion d'horloge ultérieure du premier signal d'horloge de façon à sortir l'impulsion de commande de grille. Le circuit de commande de grille (1) est approprié pour un processus CMOS. La consommation d'énergie est basse et une marge de bruit est importante.
(ZH)一种栅极驱动电路(1)以及移位寄存器(10),该栅极驱动电路(1)包括多个级联设置的移位寄存电路(10),每一所述移位寄存电路(10)包括时钟控制传输电路(11)以及或非门锁存电路(12),其中所述时钟控制传输电路(11)由所述时钟信号的第一时钟脉冲进行触发将前一级的栅极驱动脉冲传输至所述或非门锁存电路(12),并由所述或非门锁存电路(12)进行锁存,所述或非门锁存电路(12)进一步由所述第一时钟信号后续的第二时钟脉冲进行触发进而输出所述栅极驱动脉冲。通过以上方式,所述的栅极驱动电路(1)能够适用于CMOS制程,功耗低、噪声容限宽。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : chinois (ZH)
Langue de dépôt : chinois (ZH)