WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2016041295) IMPLÉMENTATION DE CIRCUIT DE SYSTÈME CHAOTIQUE ZHANG D'ORDRE 0,7 BASÉ SUR UN MODULE DE CIRCUIT INTÉGRAL D'ORDRE FRACTIONNAIRE DE TYPE CHAÎNE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2016/041295    N° de la demande internationale :    PCT/CN2015/000387
Date de publication : 24.03.2016 Date de dépôt international : 05.06.2015
CIB :
H04L 9/00 (2006.01)
Déposants : MEI, Zengxia [CN/CN]; (CN)
Inventeurs : MEI, Zengxia; (CN)
Données relatives à la priorité :
201410483069.4 19.09.2014 CN
Titre (EN) IMPLEMENTATION OF 0.7-ORDER ZHANG CHAOTIC SYSTEM CIRCUIT BASED ON CHAIN-TYPE FRACTIONAL-ORDER INTEGRAL CIRCUIT MODULE
(FR) IMPLÉMENTATION DE CIRCUIT DE SYSTÈME CHAOTIQUE ZHANG D'ORDRE 0,7 BASÉ SUR UN MODULE DE CIRCUIT INTÉGRAL D'ORDRE FRACTIONNAIRE DE TYPE CHAÎNE
(ZH) 基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路实现
Abrégé : front page image
(EN)A 0.7-order Zhang chaotic system circuit based on a chain-type fractional-order integral circuit module. The chain-type fractional-order integral circuit module consists of the following parts, that is, a resistor Rx is connected in parallel to a capacitor Cx to form a first part, a resistor Ry is connected in parallel to a capacitor Cy to form a second part, a resistor Rz is connected in parallel to a capacitor Cz to form a third part, and a resistor Rw is connected in parallel to a capacitor Cw to form a fourth part. Cascaded input pins PI1 and PI2 and an output pin P are connected to the first part, the first part is connected to an output pin P1 and the second part, the second part is connected to an output pin P2 and the third part, the third part is connected to an output pin P3 and the fourth part, and the fourth part is connected to an output pin P4 and cascaded output pins P01 and P02. A PCB circuit is designed and fabricated by using a chain-type structure, and the 0.7-order fractional-order integral circuit consists of six parts and is thus formed by serial connection of two chain-type fractional-order integral module circuits. The 0.7-order fractional-order chaotic system circuit implemented by using the method is high in reliability and not prone to errors.
(FR)L'invention concerne un circuit de système chaotique Zhang d'ordre 0,7 basé sur un module de circuit intégral d'ordre fractionnaire de type chaîne. Le module de circuit intégral d'ordre fractionnaire de type chaîne comprend une résistance Rx connectée en parallèle à un condensateur Cx pour former une première partie, une résistance Ry connectée en parallèle à un condensateur Cy pour former une deuxième partie, une résistance Rz connectée en parallèle à un condensateur Cz pour former une troisième partie, et une résistance Rw connectée en parallèle à un condensateur Cw pour former une quatrième partie. Des broches d'entrée en cascade PI1 et PI2 et une broche de sortie P sont connectées à la première partie, la première partie est connectée à une broche de sortie P1 et à la deuxième partie, la deuxième partie est connectée à une broche de sortie P2 et à la troisième partie, la troisième partie est connectée à une broche de sortie P3 et à la quatrième partie, et la quatrième partie est connectée à une broche de sortie P4 et à des broches de sortie en cascade P01 et P02. Un circuit de PCB est conçu et fabriqué au moyen d'une structure de type chaîne, et le circuit intégral d'ordre fractionnaire de type chaîne d'ordre 0,7 comprend six parties. Il est ainsi formé par la connexion série de deux circuits de module intégral d'ordre fractionnaire de type chaîne. Le circuit de système chaotique d'ordre fractionnaire d'ordre 0,7 implémenté au moyen du procédé est extrêmement fiable et peu sujet aux erreurs.
(ZH)一种基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路,链式分数阶积分电路模块,由以下几部分组成:电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,级联输入引脚PI1、PI2和输出引脚P接第一部分,第一部分接输出引脚P1和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚P01、P02。由于采用链式结构,设计制作了PCB电路,0.7阶分数阶积分电路由六部分组成,因此要用2个基于链式分数阶积分模块电路进行串联组成,采用这种方法的实现0.7阶分数阶混沌系统电路,可靠性高,不易出错。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : chinois (ZH)
Langue de dépôt : chinois (ZH)