WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2016031596) DISPOSITIF DE COMMANDE, PROCÉDÉ DE COMMANDE ET DISPOSITIF D'IMAGERIE À SEMI-CONDUCTEURS
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2016/031596    N° de la demande internationale :    PCT/JP2015/072951
Date de publication : 03.03.2016 Date de dépôt international : 14.08.2015
CIB :
H04N 5/376 (2011.01), H04N 5/353 (2011.01), H04N 5/374 (2011.01)
Déposants : SONY SEMICONDUCTOR SOLUTIONS CORPORATION [JP/JP]; 4-14-1, Asahi-cho, Atsugi-shi, Kanagawa 2430014 (JP)
Inventeurs : TATE Tomoyasu; (JP)
Mandataire : NISHIKAWA Takashi; (JP)
Données relatives à la priorité :
2014-171518 26.08.2014 JP
Titre (EN) CONTROL DEVICE, CONTROL METHOD, AND SOLID-STATE IMAGING DEVICE
(FR) DISPOSITIF DE COMMANDE, PROCÉDÉ DE COMMANDE ET DISPOSITIF D'IMAGERIE À SEMI-CONDUCTEURS
(JA) 制御装置および制御方法、並びに固体撮像装置
Abrégé : front page image
(EN)This disclosure pertains to a control device, a control method, and a solid-state imaging device that make it possible to simultaneously set a larger number of shutter-row addresses. A vertical-selection decoder and a latch circuit set shutter-row addresses on the basis of a starting shutter-row address and an ending shutter-row address that specify, from among pixels laid out in rows and columns, rows of pixels on which to perform an electronic shutter operation. This disclosure can be applied, for example, to a CMOS image sensor in which shutter-row addresses are set.
(FR)La présente invention concerne un dispositif de commande, un procédé de commande et un dispositif d'imagerie à semi-conducteurs qui permettent de définir simultanément un plus grand nombre d'adresses de ligne d'obturateur. Un décodeur de sélection verticale et un circuit de verrouillage définissent des adresses de ligne d'obturateur sur la base d'une adresse de ligne d'obturateur initiale et d'une adresse de ligne d'obturateur finale qui spécifient, parmi des pixels agencés en lignes et en colonnes, des lignes de pixels sur lesquelles sera effectuée une opération d'obturateur électronique. La présente invention peut être appliquée, par exemple, à un capteur d'images CMOS dans lequel sont définies des adresses de ligne d'obturateur.
(JA) 本開示は、より多くのシャッタ行アドレスを同時に設定することができるようにする制御装置および制御方法、並びに固体撮像装置に関する。 垂直選択デコーダとラッチ回路は、行列状に配置された画素のうちの、電子シャッタ動作を行う画素の行を特定するシャッタ行アドレスの開始アドレスと終了アドレスに基づいて、シャッタ行アドレスを設定する。本開示は、例えば、シャッタ行アドレスを設定するCMOSイメージセンサ等に適用することができる。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)