Recherche dans les collections de brevets nationales et internationales

1. (WO2016011230) NOEUD DE COORDINATION D'ÉCRITURE DIFFÉRÉE POUR CORRECTION DE LATENCE DE MÉMOIRE CACHE

Pub. No.:    WO/2016/011230    International Application No.:    PCT/US2015/040708
Publication Date: Fri Jan 22 00:59:59 CET 2016 International Filing Date: Fri Jul 17 01:59:59 CEST 2015
IPC: H04L 29/08
Applicants: CLEARSKY DATA
Inventors: VEKIARIDES, Lazarus
SUMAN, Daniel
LACY, Janice Ann
Title: NOEUD DE COORDINATION D'ÉCRITURE DIFFÉRÉE POUR CORRECTION DE LATENCE DE MÉMOIRE CACHE
Abstract:
Un nœud de coordination agit en tant que cache à écriture différée, en isolant des points d'extrémité de mémoire cache locale des temps d'attente associés à l'accès à des ressources mémoire cache en nuage et des ressources de stockage géographiquement éloignées. Une mémoire cache peut également conserver une carte de métadonnées pour le nœud coordinateur. Un algorithme de hachage peut être utilisé avec la carte de métadonnées.