WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2016010822) TEST DE DÉFAILLANCE DE PUCE COMPRENANT UNE SIMULATION DE PANNE ET UN TEST DE MÉCANISME DE REPRISE SUR ERREUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2016/010822    N° de la demande internationale :    PCT/US2015/039789
Date de publication : 21.01.2016 Date de dépôt international : 09.07.2015
CIB :
G11C 29/02 (2006.01)
Déposants : SANDISK TECHNOLOGIES LLC [US/US]; Two Legacy Town Center 6900 North Dallas Parkway Plano, TX 75024 (US)
Inventeurs : CREASMAN, Scott; (US).
HIGGINS, James, M.; (US)
Mandataire : WILLIAMS, Gary, S.; (US)
Données relatives à la priorité :
62/025,841 17.07.2014 US
14/596,177 13.01.2015 US
Titre (EN) DIE FAILURE TESTING INCLUDING FAULT SIMULATION AND TEST OF ERROR RECOVERY MECHANISM
(FR) TEST DE DÉFAILLANCE DE PUCE COMPRENANT UNE SIMULATION DE PANNE ET UN TEST DE MÉCANISME DE REPRISE SUR ERREUR
Abrégé : front page image
(EN)The disclosed method includes, at a storage controller of a storage system, receiving host instructions to modify configuration settings corresponding to a first memory portion of a plurality of memory portions. The method includes, in response to receiving the host instructions to modify the configuration settings, identifying the first memory portion from the host instructions and modifying the configuration settings corresponding to the first memory portion, in accordance with the host instructions. The method includes, after modifying the configuration settings corresponding to the first memory portion, sending one or more commands to perform memory operations having one or more physical addresses corresponding to the first memory portion and receiving a failure notification indicating failed performance of at least a first memory operation of the one or more memory operations. The method includes, in response to receiving the failure notification, executing one or more error recovery mechanisms.
(FR)La présente invention concerne un procédé consistant, au niveau d'un contrôleur de mémoire d'un système de mémoire, à recevoir des instructions d'hôte en vue de modifier des paramètres de configuration correspondant à une première partie de mémoire d'une pluralité de parties de mémoire. Le procédé consiste également, en réponse à la réception des instructions d'hôte en vue de modifier les paramètres de configuration, à identifier la première partie de mémoire à partir des instructions d'hôte et à modifier les paramètres de configuration correspondant à la première partie de mémoire, conformément aux instructions d'hôte. Le procédé consiste en outre, suite à la modification des paramètres de configuration correspondant à la première partie de mémoire, à envoyer une ou plusieurs commandes en vue de mettre en œuvre des fonctions de mémoire comportant une ou plusieurs adresses physiques correspondant à la première partie de mémoire et à recevoir une notification d'échec indiquant l'échec de la mise en œuvre d'au moins une première fonction de mémoire parmi la ou les fonctions de mémoire. Le procédé consiste encore en outre, en réponse à la réception de la notification d'échec, à exécuter un ou plusieurs mécanismes de reprise sur erreur.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)