WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2016004112) CONVERSION DE SIGNAL
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2016/004112    N° de la demande internationale :    PCT/US2015/038676
Date de publication : 07.01.2016 Date de dépôt international : 30.06.2015
CIB :
H03K 19/0185 (2006.01), H03K 19/0175 (2006.01)
Déposants : FINISAR CORPORATION [US/US]; 1389 Moffett Park Drive Sunnyvale, CA 94089 (US)
Inventeurs : NGUYEN, The'Linh; (US)
Mandataire : MASCHOFF, Eric, L.; (US)
Données relatives à la priorité :
14/738,472 12.06.2015 US
62/018,792 30.06.2014 US
Titre (EN) SIGNAL CONVERSION
(FR) CONVERSION DE SIGNAL
Abrégé : front page image
(EN)A circuit (200) may include an input terminal (202, 203) configured to receive an input signal with a first voltage swing and an output terminal (204, 205). The circuit may also include a first transistor (220), a second transistor (221), a third transistor (222), and a control circuit (210). The control circuit may be coupled to the input terminal (202, 203), a gate terminal of the first transistor (220), and a gate terminal of the second transistor (221). The control circuit may be configured to adjust voltages provided to the gate terminals based on the input signal (202, 203) such that the first transistor (220) conducts in response to the input signal being at a first logical level and the second transistor (221) conducts in response to the input signal being at a second logical level to generate an output signal (204, 205) output on the output terminal (204, 205). The second voltage swing of the output signal (204-205) may be different from the first voltage swing of the input signal (202-203).
(FR)L’invention concerne un circuit (200) qui peut inclure une borne d’entrée (202, 203) servant à recevoir un signal d’entrée avec une première oscillation de tension et une borne de sortie (204, 205). Le circuit peut également inclure un premier transistor (220), un deuxième transistor (221), un troisième transistor (222), et un circuit de commande (210). Le circuit de commande peut être couplé à la borne d’entrée (202, 203), à une borne de grille du premier transistor (220), et à une borne de grille du deuxième transistor (221). Le circuit de commande peut servir à régler la tension appliquée aux bornes de grille sur la base du signal d’entrée (202, 203) de sorte que le premier transistor (220) conduise en réponse au fait que le signal d’entrée se trouve à un premier niveau logique et que le deuxième transistor (221) conduise en réponse au fait que le signal d’entrée se trouve à un deuxième niveau logique pour générer un signal de sortie (204, 205) émis sur la borne de sortie (204, 205). La deuxième oscillation de tension du signal de sortie (204-205) peut être différente de la première oscillation du signal d’entrée (202-203).
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)