Recherche dans les collections de brevets nationales et internationales
Une partie du contenu de cette demande n'est pas disponible pour le moment.
Si cette situation persiste, contactez-nous auObservations et contact
1. (WO2015175152) RÉGULATION DYNAMIQUE DE PUISSANCE DE SIGNALISATION D'APRÈS UN TAUX D'ERREURS
Dernières données bibliographiques dont dispose le Bureau international

N° de publication : WO/2015/175152 N° de la demande internationale : PCT/US2015/026597
Date de publication : 19.11.2015 Date de dépôt international : 20.04.2015
Demande présentée en vertu du Chapitre 2 : 10.03.2016
CIB :
G06F 11/10 (2006.01) ,G01R 31/317 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
11
Détection d'erreurs; Correction d'erreurs; Contrôle de fonctionnement
07
Réaction à l'apparition d'un défaut, p.ex. tolérance de certains défauts
08
Détection ou correction d'erreur par introduction de redondance dans la représentation des données, p.ex. en utilisant des codes de contrôle
10
en ajoutant des chiffres binaires ou des symboles particuliers aux données exprimées suivant un code, p.ex. contrôle de parité, exclusion des 9 ou des 11
G PHYSIQUE
01
MÉTROLOGIE; ESSAIS
R
MESURE DES VARIABLES ÉLECTRIQUES; MESURE DES VARIABLES MAGNÉTIQUES
31
Dispositions pour vérifier les propriétés électriques; Dispositions pour la localisation des pannes électriques; Dispositions pour l'essai électrique caractérisées par ce qui est testé, non prévues ailleurs
28
Essai de circuits électroniques, p.ex. à l'aide d'un traceur de signaux
317
Essai de circuits numériques
Déposants :
QUALCOMM INCORPORATED [US/US]; Attn: International IP Administration 5775 Morehouse Drive San Diego, California 92121-1714, US
Inventeurs :
CHUN, Dexter Tamio; US
SRINIVAS, Vaishnav; US
WEST, David Ian; US
SRIRAMAGIRI, Deepti Vijayalakshmi; US
SUH, Jungwon; US
THURSTON, Jason; US
Mandataire :
OLDS, Mark E.; US
Données relatives à la priorité :
14/280,31316.05.2014US
Titre (EN) DYNAMIC CONTROL OF SIGNALING POWER BASED ON AN ERROR RATE
(FR) RÉGULATION DYNAMIQUE DE PUISSANCE DE SIGNALISATION D'APRÈS UN TAUX D'ERREURS
Abrégé :
(EN) Writing to and reading from dynamic random access memory (DRAM) by a system on chip (SoC) over a multiphase multilane memory bus has power consumption optimized based on bit error rate (BER) and one or more thresholds. The bit error rate (BER) may be measured and used to control parameters to achieve optimal balance between power consumption and accuracy. The bit error rate (BER) measurement, purposely adding jitter, and checking against the thresholds is performed during normal mission-mode operation with live traffic. Error detection may cover every memory data transaction that has a block of binary data.
(FR) L'invention pour objet, lors de l'écriture et la lecture dans une mémoire vive dynamique (DRAM) par un système sur puce (SoC) via un bus de mémoire à phases et voies multiples, d'optimiser la consommation énergétique en se basant sur un taux d'erreur sur les bits (BER) et sur un ou plusieurs seuils. Le taux d'erreur sur les bits (BER) peut être mesuré et utilisé pour commander des paramètres afin de réaliser un équilibre optimal entre la consommation énergétique et la précision. La mesure du taux d'erreur sur les bits (BER), l'ajout délibéré de gigue et la vérification par rapport aux seuils sont effectués pendant un fonctionnement normal en mode de mission avec du trafic réel. La détection d'erreurs peut couvrir toute transaction de données en mémoire dotée d'un bloc de données binaires.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)