WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2015134100) PROCÉDÉ ET APPAREIL POUR UNE AFFECTATION DE MÉMOIRE DANS UN SYSTÈME MULTI-NŒUD
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2015/134100    N° de la demande internationale :    PCT/US2014/072808
Date de publication : 11.09.2015 Date de dépôt international : 30.12.2014
CIB :
G06F 13/16 (2006.01)
Déposants : CAVIUM, INC. [US/US]; 2315 N. First Street San Jose, CA 95131 (US)
Inventeurs : KESSLER, Richard, E.; (US).
SNYDER, Wilson, P.; (US)
Mandataire : MEAGHER, Timothy J.; (US)
Données relatives à la priorité :
14/201,594 07.03.2014 US
Titre (EN) METHOD AND APPARATUS FOR MEMORY ALLOCATION IN A MULTI-NODE SYSTEM
(FR) PROCÉDÉ ET APPAREIL POUR UNE AFFECTATION DE MÉMOIRE DANS UN SYSTÈME MULTI-NŒUD
Abrégé : front page image
(EN)According to at least one example embodiment, a multi-chip system includes multiple chip devices configured to communicate to each other and share resources. According to at least one example embodiment, a method of memory allocation in the multi-chip system comprises managing, by each of one or more free-pool allocator (FPA) coprocessors in the multi-chip system, a corresponding list of pools of free-buffer pointers. Based on the one or more lists of free-buffer pointers managed by the one or more FPA coprocessors, a memory allocator (MA) hardware component allocates a free buffer, associated with a chip device of the multiple chip devices, to data associated with a work item. According to at least one aspect, the data associated with the work item represents a data packet.
(FR)Selon au moins un mode de réalisation à titre d'exemple, un système multi-puce comprend de multiples dispositifs de puce configurés pour communiquer les uns avec les autres et partager des ressources. Selon au moins un mode de réalisation donné à titre d'exemple, un procédé d'affectation de mémoire dans le système multi-puce comprend la gestion, par chacun d'un ou plusieurs coprocesseurs d'allocateur de groupe libre (FPA) dans le système multi-puce, d'une liste correspondante de groupes de pointeurs de tampon libre. Sur la base de la ou des listes de pointeurs de tampon libre gérées par le ou les coprocesseurs FPA, un composant matériel d'allocateur de mémoire (MA) affecte un tampon libre, associé à un dispositif de puce des multiples dispositifs de puce, à des données associées à un article de travail. Selon au moins un aspect de l'invention, les données associées à l'article de travail représentent un paquet de données.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)