WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2015132958) CIRCUIT D'ADAPTATION D'ENTRÉE/SORTIE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2015/132958    N° de la demande internationale :    PCT/JP2014/055981
Date de publication : 11.09.2015 Date de dépôt international : 07.03.2014
CIB :
H04L 25/02 (2006.01), H03H 7/38 (2006.01), H04B 3/02 (2006.01)
Déposants : HITACHI, LTD. [JP/JP]; 6-6, Marunouchi 1-chome, Chiyoda-ku, Tokyo 1008280 (JP)
Inventeurs : KOGO Kenji; (JP).
KAWAMOTO Takashi; (JP)
Mandataire : SEIRYO I.P.C.; 7-1, Hatchobori 2-chome, Chuo-ku, Tokyo 1040032 (JP)
Données relatives à la priorité :
Titre (EN) INPUT/OUTPUT MATCHING CIRCUIT
(FR) CIRCUIT D'ADAPTATION D'ENTRÉE/SORTIE
(JA) 入出力整合回路
Abrégé : front page image
(EN)Provided is an input/output matching circuit, which maintains electrostatic resistance by means of ESD elements, and which, at the same time, has high-speed communication performance without being affected by noise. In the present invention, a plurality of ESD elements having different frequency characteristics, and elements thereof are connected to each other by means of coils, thereby constituting a matching circuit of the ESD elements and the coils.
(FR)La présente invention concerne un circuit d'adaptation d'entrée/sortie qui maintient une résistance électrostatique au moyen d'éléments de protection contre les décharges électrostatiques, ESD, et qui, en même temps, présente des performances de communication à haute vitesse sans être affecté par le bruit. Dans la présente invention, une pluralité d'éléments ESD ayant différentes caractéristiques de fréquence, et des éléments de ceux-ci sont connectés les uns aux autres au moyen de bobines, constituant ainsi un circuit d'adaptation des éléments ESD et des bobines.
(JA)ESD素子による静電耐性を維持すると同時に、ノイズの影響を受けない高速な通信性能を有する入出力整合回路を実現する。 複数の異なる周波数特性を有するESD素子と、その素子との間をコイルで接続し、ESD素子とコイルの整合回路を構成する。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)