WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2015118599) DISPOSITIF D'AFFICHAGE ET PROCÉDÉ DE COMMANDE DE DISPOSITIF D'AFFICHAGE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2015/118599    N° de la demande internationale :    PCT/JP2014/006401
Date de publication : 13.08.2015 Date de dépôt international : 22.12.2014
CIB :
G09G 3/30 (2006.01), G09G 3/20 (2006.01)
Déposants : JOLED INC. [JP/JP]; 23, Kandanishiki-cho 3-chome, Chiyoda-ku, Tokyo 1010054 (JP)
Inventeurs : ITAKURA, Shunsuke;
Mandataire : YOSHIKAWA, Shuichi; (JP)
Données relatives à la priorité :
2014-023820 10.02.2014 JP
Titre (EN) DISPLAY DEVICE AND METHOD FOR DRIVING DISPLAY DEVICE
(FR) DISPOSITIF D'AFFICHAGE ET PROCÉDÉ DE COMMANDE DE DISPOSITIF D'AFFICHAGE
(JA) 表示装置および表示装置の駆動方法
Abrégé : front page image
(EN)Provided is a display device in which a plurality of pixels are arranged in a matrix. Each of the plurality of pixels is provided with: a light-emitting element; a capacitance element; a drive transistor that causes electrical current that corresponds to the charge that is accumulated in the capacitance element to flow through the light-emitting element; a first switch transistor that is for pre-initializing the charge that is stored in the capacitance element; and a second switch transistor that is for initializing the charge that is stored in the capacitance element again after initialization. The display device is additionally provided with: a first voltage source that outputs a first voltage (Vref2) to the capacitance element when the first switch transistor is set to an on state; and a second voltage source that applies a second voltage (Vref1) to the capacitance element when the second switch transistor is set to an on state.
(FR)L'invention concerne un dispositif d'affichage dans lequel une pluralité de pixels sont disposés en matrice. Chaque pixel de la pluralité de pixels est pourvu : d'un élément électroluminescent ; d'un élément capacitif; d'un transistor de commande qui amène un courant électrique correspondant à la charge accumulée dans l'élément capacitif à circuler dans l'élément électroluminescent ; d'un premier transistor de commutation qui est destiné à pré-initialiser la charge qui est stockée dans l'élément capacitif ; d'un second transistor de commutation qui est destiné à initialiser la charge qui est stockée dans l'élément capacitif de nouveau après l'initialisation. Le dispositif d'affichage est en outre pourvu : d'une première source de tension qui fournit une première tension (Vref2) à l'élément capacitif lorsque le premier transistor de commutation est mis en état passant; d'une deuxième source de tension qui applique une seconde tension (Vref1) à l'élément capacitif lorsque le second transistor de commutation est mis en état passant.
(JA) 複数の画素がマトリクス状に配置された表示装置であって、複数の画素のそれぞれは、発光素子と、容量素子と、容量素子に蓄積された電荷に応じた電流を発光素子に流す駆動用トランジスタと、容量素子に蓄積された電荷をプレ初期化するための第1のスイッチ用トランジスタと、初期化の後、さらに、容量素子に蓄積された電荷を初期化するための第2のスイッチ用トランジスタと、を備え、表示装置は、第1のスイッチ用トランジスタをオン状態としたときに、容量素子に第1の電圧(Vref2)を出力する第1の電圧源と、第2のスイッチ用トランジスタをオン状態としたときに、容量素子に第2の電圧(Vref1)を印加する第2の電圧源と、をさらに備える。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)