WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2015111106) APPAREIL DE COMMANDE DE PROCESSEUR ET PROCÉDÉ DE COMMANDE DE PROCESSEUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2015/111106    N° de la demande internationale :    PCT/JP2014/005974
Date de publication : 30.07.2015 Date de dépôt international : 28.11.2014
CIB :
G06F 1/24 (2006.01), G06F 1/32 (2006.01)
Déposants : CALSONIC KANSEI CORPORATION [JP/JP]; 1917, Nisshin-cho 2-chome, Kita-ku, Saitama-shi, Saitama 3318501 (JP)
Inventeurs : HARA, Youhei; (JP)
Mandataire : SUGIMURA, Kenji; (JP)
Données relatives à la priorité :
2014-012318 27.01.2014 JP
Titre (EN) PROCESSOR CONTROL APPARATUS AND PROCESSOR CONTROL METHOD
(FR) APPAREIL DE COMMANDE DE PROCESSEUR ET PROCÉDÉ DE COMMANDE DE PROCESSEUR
(JA) プロセッサの制御装置及び制御方法
Abrégé : front page image
(EN)Provided are a processor control apparatus and a processor control method, whereby a processor can be reset at the time of returning from low consumption current operation mode of the processor to normal operation mode thereof. A control apparatus (11) of a processor (10) is provided with: a watchdog section (20) that resets the processor (10) in the cases where P-RUN signals cannot be acquired from the processor (10) for a predetermined time; a current monitor section (19), which stops the operations of the watchdog section (20) in the cases where an output current of a power supply section (18) is less than a predetermined value, said power supply section supplying power to the processor (10), and which starts the operations of the watchdog section (20) in the cases where the output current is equal to or more than the predetermined value; and a current increasing section (21) that increases the output current to a value equal to or more than the predetermined value when a signal for having the processor (10) start in the normal operation mode is acquired.
(FR)L'invention concerne un appareil de commande de processeur et un procédé de commande de processeur, ce par quoi un processeur peut être réinitialisé au moment de repasser d'un mode de fonctionnement à courant de faible consommation du processeur à un mode de fonctionnement normal de celui-ci. Un appareil de commande (11) d'un processeur (10) comporte : une section de surveillance (20) qui réinitialise le processeur (10) dans le cas de figure où des signaux P-RUN ne peuvent pas être acquis en provenance du processeur (10) pendant une durée prédéterminée ; une section de surveillance de courant (19), qui arrête les opérations de la section de surveillance (20) dans les cas de figure où un courant de sortie d'une section d'alimentation électrique (18) est inférieur à une valeur prédéterminée, ladite section d'alimentation électrique fournissant de l'énergie électrique au processeur (10), et qui démarre les opérations de la section de surveillance (20) dans les cas de figure où le courant de sortie est égal ou supérieur à la valeur prédéterminée ; et une section d'augmentation de courant (21) qui augmente le courant de sortie jusqu'à une valeur égale ou supérieure à la valeur prédéterminée quand un signal de démarrage du processeur (10) en mode de fonctionnement normal est acquis.
(JA) プロセッサの低消費電流動作モードから通常動作モードへの復帰に際してプロセッサをリセット可能なプロセッサの制御装置及び制御方法を提供する。プロセッサ(10)の制御装置(11)は、プロセッサ(10)からのP-RUN信号を所定の時間取得できない場合にプロセッサ(10)をリセットさせるウォッチドッグ部(20)と、プロセッサ(10)に電力を供給する電源部(18)の出力電流が所定値未満となった場合にウォッチドッグ部(20)の動作を停止させ、出力電流が所定値以上となった場合にウォッチドッグ部(20)の動作を開始させる電流モニタ部(19)と、プロセッサ(10)に通常動作モードを開始させるための信号を取得すると、出力電流を所定値以上に増加させる電流増加部(21)と、を備える。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)