WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2015099945) DÉTERMINATION DE HAUT DÉBIT DE DONNÉES POUR DES COMMUNICATIONS DE CANAL D'ARRIÈRE-PLAN D'INITIALISATION DE RÉSEAUX À HAUT DÉBIT
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2015/099945    N° de la demande internationale :    PCT/US2014/067528
Date de publication : 02.07.2015 Date de dépôt international : 26.11.2014
CIB :
H04L 29/02 (2006.01)
Déposants : INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054 (US)
Inventeurs : CORNETT, Frank N.; (US).
ROTHERMEL, Brent, R.; (US)
Mandataire : PFLEGER, Edmund, P.; (US)
Données relatives à la priorité :
14/142,139 27.12.2013 US
Titre (EN) DETERMINING A HIGH DATA RATE FOR BACKCHANNEL COMMUNICATIONS FOR INITIALIZATION OF HIGH-SPEED NETWORKS
(FR) DÉTERMINATION DE HAUT DÉBIT DE DONNÉES POUR DES COMMUNICATIONS DE CANAL D'ARRIÈRE-PLAN D'INITIALISATION DE RÉSEAUX À HAUT DÉBIT
Abrégé : front page image
(EN)One embodiment provides a network controller. The network controller includes physical interface (PHY) circuitry comprising transmitter circuitry configured to transmit data frames to a link partner in communication with the transmit circuitry over a channel link. The network controller also includes a link speed cycling module configured to, upon initialization of the PHY circuitry, cause the transmitter circuitry to transmit data frames to the link partner using at least one high rate link speed. The network controller also includes an equalization presets module configured to apply at least one equalization preset setting to the transmitter circuitry while the transmitter circuitry is transmitting the data frames to the link partner. The link speed module is further configured to cause the transmitter circuitry to dwell, for a transmitter dwell time period, for the at least one equalization preset setting at the at least one high rate link speed. The transmitter dwell time period is sufficient to allow the link partner to lock on to the transmitted data frames.
(FR)La présente invention, selon un mode de réalisation, concerne un contrôleur de réseau. Le contrôleur de réseau comprend des circuits d'interface physique (PHY) comprenant des circuits émetteurs conçus pour émettre des trames de données à destination d'un partenaire de liaison en communication avec les circuits émetteurs sur une liaison par canal. Le contrôleur de réseau comprend également un module d'établissement de cycle de vitesse de liaison configuré pour, lors de l'initialisation des circuits PHY, amener les circuits émetteurs à émettre des trames de données à destination du partenaire de liaison avec au moins une vitesse de liaison à haut débit. Le contrôleur de réseau comprend également un module de préréglage d'égalisation configuré pour appliquer au moins un paramètre de préréglage d'égalisation aux circuits émetteurs pendant que les circuits émetteurs émettent les trames de données à destination du partenaire de liaison. Le module de vitesse de liaison est en outre configuré pour amener les circuits émetteurs à assurer une tenue, pendant une période de temps de tenue d'émetteurs, dudit paramètre de préréglage d'égalisation à ladite vitesse de liaison à haut débit. La période de temps de tenue d'émetteurs suffit pour permettre au partenaire de liaison de se verrouiller sur les trames de données émises.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)