Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2015047230) CIRCUIT TAMPON À TENSION D'ENTRÉE TOLÉRANT LA HAUTE TENSION
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication : WO/2015/047230 N° de la demande internationale : PCT/US2013/061491
Date de publication : 02.04.2015 Date de dépôt international : 24.09.2013
CIB :
H03K 19/003 (2006.01) ,H03K 19/0175 (2006.01)
[IPC code unknown for H03K 19/03]
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
K
TECHNIQUE DE L'IMPULSION
19
Circuits logiques, c. à d. ayant au moins deux entrées agissant sur une sortie; Circuits d'inversion
0175
Dispositions pour le couplage; Dispositions pour l'interface
Déposants :
INTEL CORPORATION [US/US]; 2200 Mission College Boulevard MS: RNB-4-150 Santa Clara, California 95054, US
Inventeurs :
LAU, Ker Yon; MY
Mandataire :
MUGHAL, Usman A.; Blakely, Sokoloff, Taylor & Zafman 1279 Oakmead Parkway Sunnyvale, California 94085-4040, US
Données relatives à la priorité :
Titre (EN) HIGH-VOLTAGE TOLERANT INPUT VOLTAGE BUFFER CIRCUIT
(FR) CIRCUIT TAMPON À TENSION D'ENTRÉE TOLÉRANT LA HAUTE TENSION
Abrégé :
(EN) Described is an apparatus comprising a first node to receive signal; a second node to provide an output signal; a voltage limiter circuit operating under a first supply voltage, the voltage limiter coupled to the first and the second nodes; and a bypass circuit operating under the first supply voltage, the bypass circuit coupled to the voltage limiter circuit and is capable of being enabled to electrically short the first node to the second node.
(FR) La présente invention concerne un appareil qui comprend un premier nœud pour recevoir un signal ; un second nœud pour fournir un signal de sortie ; un circuit limiteur de tension fonctionnant sous une première tension d'alimentation, le limiteur de tension étant couplé aux premier et second nœuds ; et un circuit de dérivation fonctionnant sous la première tension d'alimentation, le circuit de dérivation étant couplé au circuit limiteur de tension et étant susceptible d'être activé, afin de court-circuiter électriquement le premier nœud vers le second nœud.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)