WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2014174905) DISPOSITIF D'AFFICHAGE ET PROCÉDÉ DE DÉTECTION DE COURANT DE COMMANDE ASSOCIÉ
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2014/174905    N° de la demande internationale :    PCT/JP2014/055492
Date de publication : 30.10.2014 Date de dépôt international : 04.03.2014
CIB :
G09G 3/30 (2006.01), G09G 3/20 (2006.01), H01L 51/50 (2006.01)
Déposants : SHARP KABUSHIKI KAISHA [JP/JP]; 22-22, Nagaike-cho, Abeno-ku, Osaka-shi, Osaka 5458522 (JP)
Inventeurs : KISHI, Noritaka; .
KATSUI, Hiromitsu; .
NOGUCHI, Noboru; .
OHARA, Masanori; .
YAMANAKA, Shigetsugu; .
OHTA, Yoshifumi;
Mandataire : SHIMADA, Akihiro; Shimada Patent Firm, Manseian Building, 1-10-3, Yagi-cho, Kashihara-shi, Nara 6340078 (JP)
Données relatives à la priorité :
2013-090146 23.04.2013 JP
Titre (EN) DISPLAY DEVICE AND DRIVE CURRENT DETECTION METHOD FOR SAME
(FR) DISPOSITIF D'AFFICHAGE ET PROCÉDÉ DE DÉTECTION DE COURANT DE COMMANDE ASSOCIÉ
(JA) 表示装置およびその駆動電流検出方法
Abrégé : front page image
(EN)A data line drive circuit (120) applies a voltage across a gate-source of a drive transistor (T1) within a pixel circuit (11) according to a voltage for detection and a reference voltage (Vref) and detects a drive current passing through the drive transistor (T1) and being output to the outside of the pixel circuit (11). A threshold voltage correction memory (142) stores data showing a threshold voltage for the drive transistor (T1) for each pixel circuit (11). A display control circuit (100) controls the reference voltage (Vref) on the basis of the data stored in the threshold voltage correction memory (142). Thus, even if the threshold voltage for the drive transistor changes, the drive current can be detected with high precision. The threshold voltage correction memory (142) may store data showing the difference between the threshold voltage for the drive transistor (T1) and the reference voltage (Vref) for each pixel circuit (11).
(FR)Un circuit de commande de ligne de données (120) applique une tension à travers une source de grille d'un transistor de commande (T1) au sein d'un circuit de pixels (11) conformément à une tension de détection et à une tension de référence (Vref), et détecte un courant de commande passant par le transistor de commande (T1) et généré vers l'extérieur du circuit de pixels (11). Une mémoire de correction de tension de seuil (142) enregistre les données illustrant une tension de seuil pour le transistor de commande (T1) de chaque circuit de pixels (11). Un circuit de commande d'affichage (100) contrôle la tension de référence (Vref) d'après les données enregistrées dans la mémoire de correction de tension de seuil (142). Ainsi, même si la tension de seuil du transistor de commande change, le courant de commande peut être détecté avec une haute précision. La mémoire de correction de tension de seuil (142) peut enregistrer des données illustrant la différence entre la tension de seuil du transistor de commande (T1) et la tension de référence (Vref) de chaque circuit de pixels (11).
(JA) データ線駆動回路120は、画素回路11内の駆動トランジスタT1のゲート-ソース間に検出用電圧と基準電圧Vrefに応じた電圧を与え、駆動トランジスタT1を通過して画素回路11の外部に出力された駆動電流を検出する。閾値電圧補正メモリ142は、駆動トランジスタT1の閾値電圧を示すデータを画素回路11ごとに記憶する。表示制御回路100は、閾値電圧補正メモリ142に記憶されたデータに基づき、基準電圧Vrefを制御する。これにより、駆動トランジスタの閾値電圧が変化しても、駆動電流を高い精度で検出することができる。閾値電圧補正メモリ142は、駆動トランジスタT1の閾値電圧と基準電圧Vrefとの差を示すデータを画素回路11ごとに記憶してもよい。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)