WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2014173024) SUBSTRAT DE RÉSEAU, PROCÉDÉ DE FABRICATION ASSOCIÉ ET APPAREIL D'AFFICHAGE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2014/173024    N° de la demande internationale :    PCT/CN2013/079506
Date de publication : 30.10.2014 Date de dépôt international : 17.07.2013
CIB :
H01L 27/12 (2006.01), G02F 1/1333 (2006.01), G06F 3/044 (2006.01)
Déposants : BEIJING BOE OPTOELECTRONICS TECHNOLOGY CO., LTD. [CN/CN]; No. 8 Xihuanzhonglu, BDA Beijing 100176 (CN).
BOE TECHNOLOGY GROUP CO., LTD. [CN/CN]; No. 10 Jiuxianqiao Rd., Chaoyang District Beijing 100015 (CN)
Inventeurs : SUN, Jian; (CN).
WANG, Lei; (CN).
XUE, Hailin; (CN).
CHEN, Xiaochuan; (CN)
Mandataire : LIU, SHEN & ASSOCIATES; 10th Floor, Building 1, 10 Caihefang Road, Haidian District Beijing 100080 (CN)
Données relatives à la priorité :
201310153116.4 27.04.2013 CN
Titre (EN) ARRAY SUBSTRATE, METHOD OF FABRICATING SAME, AND DISPLAY APPARATUS
(FR) SUBSTRAT DE RÉSEAU, PROCÉDÉ DE FABRICATION ASSOCIÉ ET APPAREIL D'AFFICHAGE
(ZH) 阵列基板及其制作方法、显示装置
Abrégé : front page image
(EN)Provided are an array substrate, a method of fabricating same, and a display apparatus. The array substrate comprises: multiple gate lines (21), extending along a first direction; multiple data lines (22), extending along a second direction and arranged intersecting the multiple gate lines (21), where the second direction is perpendicular to the first direction; a plurality of pixel units, defined by the gate lines (21) and the data lines (22) intersecting, and arranged into a matrix, where each pixel unit comprises a pixel electrode (23), a thin film transistor (24), and a common electrode (25), and the common electrode (25) comprises a plurality of strip-shaped electrode strips; and at least one first sensing line (26) and at least one second sensing line (27), where the first sensing line (26) and the second sensing line (27) are disposed in an upper layer and a lower layer respectively, and are insulated from each other, parallel to each other, and overlapped, and the first sensing line (26) and the second sensing line (27) are both arranged intersecting the electrode strip of the common electrode (25), the upper and lower layers are distinguished by a direction in which light from a backlight travels in a depth direction of the array substrate, in the direction in which the light from the backlight travels in the depth direction of the array substrate, the first sensing line (26) is located between a pattern layer where the second sensing line (27) is located and a pattern layer where the common electrode (25) is located, and the second sensing line (27) is electrically connected to the common electrode (25).
(FR)L'invention concerne un substrat de réseau, un procédé de fabrication de celui-ci et un appareil d'affichage. Le substrat de réseau comprend : de multiples lignes de grille (21) s'étendant le long d'une première direction; de multiples lignes de données (22) s'étendant le long d'une seconde direction et agencées pour croiser les multiples lignes de grille (21), où la seconde direction est perpendiculaire à la première direction; une pluralité d'unités de pixel définies par les lignes de grille (21) et les lignes de données (22) se croisant et agencées en une matrice, où chaque unité de pixel comprend une électrode de pixel (23), un transistor en couches minces (24) et une électrode (25) commune et où l'électrode (25) commune comprend une pluralité de bandes d'électrode en forme de bande et au moins une première ligne de détection (26) et au moins une seconde ligne de détection (27), où la première ligne de détection (26) et la seconde ligne de détection (27) sont disposées dans une couche supérieure et une couche inférieure respectivement et sont isolées l'une par rapport à l'autre, parallèles l'une par rapport à l'autre et se chevauchent et où la première ligne de détection (26) et la seconde ligne de détection (27) sont toutes deux agencées pour croiser la bande d'électrode de l'électrode (25) commune, les couches supérieure et inférieure se distinguant par une direction dans laquelle la lumière provenant d'un rétroéclairage circule dans une direction de profondeur du substrat de réseau, dans la direction dans laquelle la lumière provenant du rétroéclairage circule dans la direction de profondeur du substrat de réseau, où la première ligne de détection (26) est positionnée entre une couche à motif dans laquelle la seconde ligne de détection (27) est positionnée et une couche à motif dans laquelle l'électrode (25) commune est positionnée et où la seconde ligne de détection (27) est reliée à l'électrode (25) commune.
(ZH)提供一种阵列基板及其制作方法、显示装置,所述阵列基板包括:多条栅线(21),沿第一方向延伸;多条数据线(22),沿第二方向延伸且与所述多条栅线(21)交叉设置,且所述第二方向垂直于所述第一方向;多个像素单元,由所述栅线(21)和所述数据线(22)交叉定义且排列成矩阵,其中每个像素单元包括像素电极(23)、薄膜晶体管(24)以及公共电极(25),其中公共电极(25)包括多个条状的电极条;以及至少一条第一传感线(26)和至少一条第二传感线(27),所述第一传感线(26)和第二传感线(27)分别设置在上下层中,彼此绝缘、彼此平行且交叠,且所述第一传感线(26)和第二传感线(27)均与所述公共电极(25)的电极条交叉设置,其中,所述上下层是沿背光的光在阵列基板的深度方向上的行进方向来区分的,且在所述背光的光在阵列基板的深度方向上的所述行进方向上,所述第一传感线(26)位于所述第二传感线(27)所在的图案层与所述公共电极(25)所在的图案层之间,所述第二传感线(27)与所述公共电极(25)电连接。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : chinois (ZH)
Langue de dépôt : chinois (ZH)