WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2014171937) DISPOSITIF, PROCÉDÉ ET SYSTÈME DE FONCTIONNEMENT D'UNE COUCHE PHYSIQUE (PHY) À FAIBLE PUISSANCE AVEC UNE PILE DE PROTOCOLES D'INTERCONNEXION EXPRESSE DE COMPOSANTS PÉRIPHÉRIQUES (PCIE)
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2014/171937    N° de la demande internationale :    PCT/US2013/037000
Date de publication : 23.10.2014 Date de dépôt international : 17.04.2013
CIB :
G06F 13/14 (2006.01), G06F 13/42 (2006.01)
Déposants : INTEL CORPORATION [US/US]; 2200 Mission College Boulevard M/S: RNB 4-150 Santa Clara, California 95054 (US)
Inventeurs : POR, Choon Gun; (MY).
LIM, Sue Wei; (MY)
Mandataire : MALLIE, Michael, J.; Blakely, Sokloff, Taylor & Zafman LLP 1279 Oakmead Parkway Sunnyvale, CA 94085 (US)
Données relatives à la priorité :
Titre (EN) DEVICE, METHOD AND SYSTEM FOR OPERATION OF A LOW POWER PHY WITH A PCIE PROTOCOL STACK
(FR) DISPOSITIF, PROCÉDÉ ET SYSTÈME DE FONCTIONNEMENT D'UNE COUCHE PHYSIQUE (PHY) À FAIBLE PUISSANCE AVEC UNE PILE DE PROTOCOLES D'INTERCONNEXION EXPRESSE DE COMPOSANTS PÉRIPHÉRIQUES (PCIE)
Abrégé : front page image
(EN)Translation circuitry for facilitating communication between a protocol stack for a PCIeTM communication protocol and a PHY layer for a low power communication standard. In an embodiment, the translation circuitry includes logic is to variously convert signaling between two or more PHY interface standards. The one or more a PHY interface standards 5 may include a PHY Interface for PCI Express (PIPE) specification and a standard for a comparatively low power communication protocol. In another embodiment, the low power communication standard is a Reference M-PHY Module Interface (RMMI) specification.
(FR)L'invention concerne des circuits de translation permettant la facilitation de la communication entre une pile de protocoles d'un protocole de communication PCIeTM et une couche physique (PHY) pour une norme de communication à faible puissance. Dans un mode de réalisation, les circuits de translation comportent une logique à convertir de manière variable la signalisation entre deux ou plusieurs normes d'interface de couche Physique (PHY). Lesdites normes d'interface PHY 5 peuvent comprendre une spécification pour interface de couche physique (PHY) d'interconnexion de composants périphériques express (PIPE) et un standard pour un protocole de communication de puissance relativement faible. Dans un autre mode de réalisation, la norme de communication de faible puissance est une spécification de référence d'interface de module M-PHY (RMMI).
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)