WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2014099887) RÉPERTOIRE À COHÉRENCE DE CACHE DISTRIBUÉ AVEC REDONDANCE EN CAS DE DÉFAILLANCES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2014/099887    N° de la demande internationale :    PCT/US2013/075622
Date de publication : 26.06.2014 Date de dépôt international : 17.12.2013
CIB :
G06F 12/08 (2006.01), G06F 11/07 (2006.01)
Déposants : ORACLE INTERNATIONAL CORPORATION [US/US]; 500 Oracle Parkway Redwood City, California 94065 (US)
Inventeurs : WICKI, Thomas, M.; (US).
PHILLIPS, Stephen, E.; (US).
ANESHANSLEY, Nicholas, E.; (US).
SIVARAMAKRISHNAN, Ramaswamy; (US).
LOEWENSTEIN, Paul, N.; (US)
Mandataire : MEYERTONS, HOOD, KIVLIN, KOWERT & GOETZEL, P.C.; KIVLIN, B. Noel P.O. Box 398 Austin, Texas 78767-0398 (US)
Données relatives à la priorité :
61/745,122 21.12.2012 US
13/758,491 04.02.2013 US
Titre (EN) DISTRIBUTED CACHE COHERENCY DIRECTORY WITH FAILURE REDUNDANCY
(FR) RÉPERTOIRE À COHÉRENCE DE CACHE DISTRIBUÉ AVEC REDONDANCE EN CAS DE DÉFAILLANCES
Abrégé : front page image
(EN)A system includes a number of processors with each processor including a cache memory. The system also includes a number of directory controllers coupled to the processors. Each directory controller may be configured to administer a corresponding cache coherency directory. Each cache coherency directory may be configured to track a corresponding set of memory addresses. Each processor may be configured with information indicating the corresponding set of memory addresses tracked by each cache coherency directory. Directory redundancy operations in such a system may include identifying a failure of one of the cache coherency directories; reassigning the memory address set previously tracked by the failed cache coherency directory among the non-failed cache coherency directories; and reconfiguring each processor with information describing the reassignment of the memory address set among the non-failed cache coherency directories.
(FR)Un système comprend un certain nombre de processeurs, chaque processeur comprenant une mémoire cache. Le système comprend également un certain nombre de contrôleurs de répertoire couplés aux processeurs. Chaque contrôleur de répertoire peut être configuré pour administrer un répertoire à cohérence de cache correspondant. Chaque répertoire à cohérence de cache peut être configuré pour suivre un groupe correspondant d'adresses de mémoire. Chaque processeur peut être configuré à partir d'informations indiquant le groupe correspondant d'adresses de mémoire suivi par chaque répertoire à cohérence de cache. Des opérations de redondance de répertoire dans un tel système peuvent comprendre les étapes consistant à identifier une défaillance de l'un des répertoires à cohérence de cache ; réaffecter le groupe d'adresses de mémoire précédemment suivi par le répertoire à cohérence de cache défaillant parmi les répertoires à cohérence de cache non défaillants ; et reconfigurer chaque processeur à partir d'informations décrivant la réaffectation du groupe d'adresses de mémoire parmi les répertoires à cohérence de cache non défaillants.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)