WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2014099026) RÉGULATION DE LIMITES DE PERFORMANCES DE CRÊTE CONFIGURABLES DANS UN PROCESSEUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2014/099026    N° de la demande internationale :    PCT/US2013/048455
Date de publication : 26.06.2014 Date de dépôt international : 28.06.2013
CIB :
G06F 1/32 (2006.01), G06F 9/38 (2006.01), G06F 9/46 (2006.01)
Déposants : INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054 (US)
Inventeurs : SHRALL, Jeremy J.; (US).
GUNTHER, Stephen H.; (US).
SISTLA, Krishnakanth V.; (US).
WELLS, Ryan D.; (US).
CONRAD, Shaun M.; (US)
Mandataire : ROZMAN, Mark J.; Trop, Pruner & Hu, P.C. 1616 S. Voss Rd., Ste. 750 Houston, Texas 77057-2631 (US)
Données relatives à la priorité :
13/724,732 21.12.2012 US
Titre (EN) CONTROLLING CONFIGURABLE PEAK PERFORMANCE LIMITS OF A PROCESSOR
(FR) RÉGULATION DE LIMITES DE PERFORMANCES DE CRÊTE CONFIGURABLES DANS UN PROCESSEUR
Abrégé : front page image
(EN)In one embodiment, the present invention includes a processor having a plurality of cores each to execute instructions, a non-volatile storage to store maximum peak operating frequency values each a function of a given number of active cores, a configuration storage to store frequency limits each corresponding to one of the maximum peak operating frequency values or a configurable clip frequency value less than the maximum peak operating frequency value. In turn, a power controller is configured to limit operating frequency of the cores to a corresponding frequency limit obtained from the configuration storage. Other embodiments are described and claimed.
(FR)Dans un mode de réalisation, la présente invention comprend un processeur comportant une pluralité de cœurs, chaque cœur étant destiné à exécuter des instructions, une mémoire non volatile destinée à mémoriser des valeurs maximales de fréquences de fonctionnement de crête, chacune étant fonction d'un nombre donné de cœurs actifs, une mémoire de configuration destinée à mémoriser les limites de fréquences, chacune correspondant à une des valeurs maximales de fréquences de fonctionnement de crête ou à une valeur de fréquence d'écrêtage configurable inférieure à la valeur maximale de fréquence de fonctionnement de crête. Un régulateur de puissance est pour sa part configuré de façon à limiter la fréquence de fonctionnement des cœurs à une limite de fréquence correspondante obtenue à partir de la mémoire de configuration. La présente invention concerne également d'autres modes de réalisation.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)